0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

FPGA技术江湖

文章:148 被阅读:23.4w 粉丝数:30 关注数:0 点赞数:8

广告

如何脱离Vivado建立单独仿真环境软件呢?

FPGA项目开发的过程中,需要完成设计代码开发、验证环境搭建、仿真分析、板级验证等操作,在这个过程中....
的头像 FPGA技术江湖 发表于 09-27 09:25 353次阅读
如何脱离Vivado建立单独仿真环境软件呢?

使用FPGA做的开源示波器

其实用FPGA做的示波器有很多,开源的相对较少,我们今天就简单介绍一个使用FPGA做的开源示波器。
的头像 FPGA技术江湖 发表于 08-29 09:30 426次阅读

基于FPGA的RTC实时时钟系统设计

RTC(real time clock)实时时钟,在电脑、手机等电子产品中都有,应用较多。它的主要作....
的头像 FPGA技术江湖 发表于 08-23 09:29 202次阅读
基于FPGA的RTC实时时钟系统设计

状态机的一段式、二段式、三段式的区别

本篇文章描述状态机的一段式、二段式、三段式区别.
的头像 FPGA技术江湖 发表于 08-21 09:25 411次阅读
状态机的一段式、二段式、三段式的区别

设计一个计数器来讲解时序逻辑

时序逻辑是Verilog HDL 设计中另一类重要应用。从电路特征上看来,其特点为任意时刻的输出不仅....
的头像 FPGA技术江湖 发表于 08-14 09:28 427次阅读
设计一个计数器来讲解时序逻辑

xilinx ZYNQ7000系列基本开发流程之PS端

ZYNQ 芯片分为 PL 和 PS, PS 端的 IO 分配相对是固定的,不能任意分配,虽然 PS ....
的头像 FPGA技术江湖 发表于 08-11 09:36 1130次阅读
xilinx ZYNQ7000系列基本开发流程之PS端

如何设计一颗AI芯片?AI芯片设计入门方案

机器学习(ML)已经在在线活动中变得无处不在。近年来,这些模型的规模和复杂性大幅增长,这有助于提高预....
的头像 FPGA技术江湖 发表于 08-10 09:19 363次阅读
如何设计一颗AI芯片?AI芯片设计入门方案

基于FPGA Vivado的数字钟设计(附源工程)

工程建立完毕,我们需要将lab2这个工程所需的IP目录文件夹复制到本工程文件夹下。本工程需要两个IP....
的头像 FPGA技术江湖 发表于 07-29 10:06 416次阅读
基于FPGA Vivado的数字钟设计(附源工程)

Vivado系列之TCL549驱动设计

  系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本....
的头像 FPGA技术江湖 发表于 07-27 09:25 277次阅读
Vivado系列之TCL549驱动设计

10行代码轻松在ZYNQ MP上实现图像识别的步骤

Xilinx Vitis-AI 是用于 Xilinx 硬件平台上的 AI 推理的开发堆栈。它由优化的....
的头像 FPGA技术江湖 发表于 07-04 09:20 300次阅读
10行代码轻松在ZYNQ MP上实现图像识别的步骤

英特尔Quartus Prime软件v23.1上线

此外,Nios V/g 内核还有着更大的软件生态系统,包括 FreeRTOS 和 Zephyr RT....
的头像 FPGA技术江湖 发表于 07-03 11:01 171次阅读

看门狗在Zynq MPSoC上的使用技巧

在Zynq MPSoC的器件里,PS (Processing System )集成了三个看门狗,分别....
的头像 FPGA技术江湖 发表于 06-30 09:47 539次阅读
看门狗在Zynq MPSoC上的使用技巧

使用CCIX进行高速缓存一致性主机到FPGA接口的评估

Chiplet技术和NoC技术目前已经成为解决摩尔定律无法延续的一种重要方法,现在的CPU芯片对外的....
的头像 FPGA技术江湖 发表于 06-29 09:56 272次阅读
使用CCIX进行高速缓存一致性主机到FPGA接口的评估

如何使用Python脚本调试赛灵思PCIe设计?

现在,您不仅可以使用 Python 脚本执行调试分析,更重要的是,借由 Vivado ILA 所生成....
的头像 FPGA技术江湖 发表于 06-26 09:20 289次阅读
如何使用Python脚本调试赛灵思PCIe设计?

使用Vitis AI在Zynq MP上实现手势识别

FPGA得益于其高可编程性以及低延迟,低功耗的特点,在机器学习的推理领域已获得了广泛的关注。在过去,....
的头像 FPGA技术江湖 发表于 06-25 10:52 208次阅读
使用Vitis AI在Zynq MP上实现手势识别

如何使Linux网络协议栈中RFS功能优化 MPSoC APU 的并行处理能力

  本文介绍如何使能 Linux 网络协议栈中的 RFS(receive flow steering....
的头像 FPGA技术江湖 发表于 06-17 08:59 249次阅读
如何使Linux网络协议栈中RFS功能优化 MPSoC APU 的并行处理能力

将RTL模块添加到Block Design的步骤

使用Vivado Block Design设计解决了项目继承性问题,但是还有个问题,不知道大家有没有....
的头像 FPGA技术江湖 发表于 06-11 16:27 930次阅读
将RTL模块添加到Block Design的步骤

FPGA零基础学习之Vivado-FIFO使用教程

FIFO的英文全称叫做First in First out,即先进先出。这也就决定了这个IP核的特殊....
的头像 FPGA技术江湖 发表于 06-09 09:38 783次阅读
FPGA零基础学习之Vivado-FIFO使用教程

FPGA零基础学习之Vivado-ROM使用教程

系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本次带....
的头像 FPGA技术江湖 发表于 06-07 12:27 438次阅读
FPGA零基础学习之Vivado-ROM使用教程

MIMO的信道容量该怎么计算呢?

MIMO在4G、5G和WIFI中被广泛使用,我们经常会碰到2T2R、4T4R、4T2R等说法。
的头像 FPGA技术江湖 发表于 06-06 09:41 484次阅读
MIMO的信道容量该怎么计算呢?

FPGA零基础学习之Vivado-锁相环使用教程

PLL锁相环由以下几部分组成:前置分频计数器、相位频率检测器电路、电荷泵、环路滤波器、压控振荡器、反....
的头像 FPGA技术江湖 发表于 05-31 17:42 673次阅读
FPGA零基础学习之Vivado-锁相环使用教程

基于FPGA的数字视频信号处理器设计

今天给大侠带来基于FPGA的数字视频信号处理器设计,由于篇幅较长,分三篇。 今天带来第一篇,上篇,视....
的头像 FPGA技术江湖 发表于 05-19 10:56 523次阅读
基于FPGA的数字视频信号处理器设计

基于FPGA的CAN总线控制器的设计

今天给大侠带来基于FPGA的CAN总线控制器的设计,由于篇幅较长,分三篇。今天带来第一篇,上篇,CA....
的头像 FPGA技术江湖 发表于 05-18 09:21 451次阅读
基于FPGA的CAN总线控制器的设计

代码是如何控制硬件的?

先说代码: 我们是用电脑的键盘来输入的指令,每一个指令都对应一个ASCII码,而这里的ASCII码就....
的头像 FPGA技术江湖 发表于 05-12 14:19 726次阅读
代码是如何控制硬件的?

在Vivado中实现ECO功能

关于 Tcl 在 Vivado中的应用文章从 Tcl 的基本语法和在 Vivado 中的 应用展开,....
的头像 FPGA技术江湖 发表于 05-05 15:34 613次阅读
在Vivado中实现ECO功能

用TCL定制Vivado设计实现流程

今天推出Xilinx已发布的《Vivado使用误区与进阶》系列:用TCL定制Vivado设计实现流程....
的头像 FPGA技术江湖 发表于 05-05 09:44 443次阅读
用TCL定制Vivado设计实现流程

FPGA零基础学习之Vivado-按键使用教程

系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本次带....
的头像 FPGA技术江湖 发表于 04-28 14:01 396次阅读
FPGA零基础学习之Vivado-按键使用教程

5G通信算法:LDPC译码算法详解

LDPC码在IEEE802.16e、IEEE802.11n、IEEE802.11ac、IEEE802....
的头像 FPGA技术江湖 发表于 04-27 09:09 3853次阅读
5G通信算法:LDPC译码算法详解

下一个8位MCU就是32位MCU

据介绍,全新推出的STM32MP13,内置Cortex-A7,最高主频可以达到1GHz,DRAM支持....
的头像 FPGA技术江湖 发表于 04-26 09:07 541次阅读
下一个8位MCU就是32位MCU

8位MCU历久不衰的秘诀何在?

近日,意法半导体(ST)正式推出32位STM32C0 MCU,并明确指出将用于“取代”8位MCU。
的头像 FPGA技术江湖 发表于 04-17 09:34 595次阅读