FPGA项目开发的过程中,需要完成设计代码开发、验证环境搭建、仿真分析、板级验证等操作,在这个过程中....
其实用FPGA做的示波器有很多,开源的相对较少,我们今天就简单介绍一个使用FPGA做的开源示波器。
RTC(real time clock)实时时钟,在电脑、手机等电子产品中都有,应用较多。它的主要作....
本篇文章描述状态机的一段式、二段式、三段式区别.
时序逻辑是Verilog HDL 设计中另一类重要应用。从电路特征上看来,其特点为任意时刻的输出不仅....
ZYNQ 芯片分为 PL 和 PS, PS 端的 IO 分配相对是固定的,不能任意分配,虽然 PS ....
机器学习(ML)已经在在线活动中变得无处不在。近年来,这些模型的规模和复杂性大幅增长,这有助于提高预....
工程建立完毕,我们需要将lab2这个工程所需的IP目录文件夹复制到本工程文件夹下。本工程需要两个IP....
系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本....
Xilinx Vitis-AI 是用于 Xilinx 硬件平台上的 AI 推理的开发堆栈。它由优化的....
此外,Nios V/g 内核还有着更大的软件生态系统,包括 FreeRTOS 和 Zephyr RT....
在Zynq MPSoC的器件里,PS (Processing System )集成了三个看门狗,分别....
Chiplet技术和NoC技术目前已经成为解决摩尔定律无法延续的一种重要方法,现在的CPU芯片对外的....
现在,您不仅可以使用 Python 脚本执行调试分析,更重要的是,借由 Vivado ILA 所生成....
FPGA得益于其高可编程性以及低延迟,低功耗的特点,在机器学习的推理领域已获得了广泛的关注。在过去,....
本文介绍如何使能 Linux 网络协议栈中的 RFS(receive flow steering....
使用Vivado Block Design设计解决了项目继承性问题,但是还有个问题,不知道大家有没有....
FIFO的英文全称叫做First in First out,即先进先出。这也就决定了这个IP核的特殊....
系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本次带....
MIMO在4G、5G和WIFI中被广泛使用,我们经常会碰到2T2R、4T4R、4T2R等说法。
PLL锁相环由以下几部分组成:前置分频计数器、相位频率检测器电路、电荷泵、环路滤波器、压控振荡器、反....
今天给大侠带来基于FPGA的数字视频信号处理器设计,由于篇幅较长,分三篇。 今天带来第一篇,上篇,视....
今天给大侠带来基于FPGA的CAN总线控制器的设计,由于篇幅较长,分三篇。今天带来第一篇,上篇,CA....
先说代码: 我们是用电脑的键盘来输入的指令,每一个指令都对应一个ASCII码,而这里的ASCII码就....
关于 Tcl 在 Vivado中的应用文章从 Tcl 的基本语法和在 Vivado 中的 应用展开,....
今天推出Xilinx已发布的《Vivado使用误区与进阶》系列:用TCL定制Vivado设计实现流程....
系统性的掌握技术开发以及相关要求,对个人就业以及职业发展都有着潜在的帮助,希望对大家有所帮助。本次带....
LDPC码在IEEE802.16e、IEEE802.11n、IEEE802.11ac、IEEE802....
据介绍,全新推出的STM32MP13,内置Cortex-A7,最高主频可以达到1GHz,DRAM支持....
近日,意法半导体(ST)正式推出32位STM32C0 MCU,并明确指出将用于“取代”8位MCU。