0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

新思科技携手台积公司加速N2工艺下的SoC创新

新思科技 来源:新思科技 2023-10-24 16:42 次阅读

新思科技认证的数字和模拟设计流程可提高高性能计算、移动和AI芯片产品质量。

Synopsys.ai EDA解决方案中的模拟设计迁移流程可实现台积公司跨工艺节点的快速设计迁移。

新思科技接口IP和基础IP的广泛产品组合正在开发中,将助力缩短设计周期并降低集成风险。

新思科技近日宣布,其数字和定制/模拟设计流程已通过台积公司N2工艺技术认证,能够帮助采用先进工艺节点的SoC实现更快、更高质量的交付。新思科技这两类芯片设计流程的发展势头强劲,其中数字设计流程已实现多次成功流片,模拟设计流程也正应用于多个设计项目。这些设计流程在AI驱动型Synopsys.ai 全栈式EDA解决方案的支持下,大大提升了生产率。新思科技针对台积公司N2工艺开发的基础IP和接口IP将有助于降低集成风险,并加快高性能计算、AI和移动SoC的上市时间。此外,包括新思科技DSO.ai在内的新思科技领先AI驱动型芯片设计技术,还能加速基于N2工艺的芯片设计,从而提高芯片的功耗、性能和面积。

高效复用跨工艺节点的设计

新思科技的模拟设计流程在台积公司先进工艺上实现了节点之间的设计高效复用。作为经认证的EDA流程的一部分,新思科技提供可互操作的工艺设计套件(iPDKs)和新思科技IC Validator物理验证,用于全芯片物理签核。

台积公司和新思科技的长期合作,实现了先进SoC设计领域的高设计结果质量,以及更快速的上市时间。我们与新思科技等设计生态系统合作伙伴密切合作,为台积公司先进的工艺技术提供全面、一流的解决方案,能够以显著的技术优势满足我们共同客户在高性能应用领域的芯片需求,并为不同工艺节点间的设计快速迁移提供成熟的路径。

Dan Kochpatcharin

设计基础架构管理事业部负责人

台积公司

针对台积公司N2工艺开发的数字和模拟设计流程代表着新思科技在EDA全栈解决方案上的重大投入,致力于帮助开发者快速启动N2工艺设计,为他们的SoC带来更出色的功耗、性能和芯片密度,进而建立产品的差异化优势并加速产品上市时间。我们与台积公司携手在每一代台积公司的工艺技术上紧密合作,不断精进我们全球领先的EDA和IP解决方案,以满足客户的创新需求并增强其竞争力。

Sanjay Bali

EDA事业部战略与产品管理副总裁

新思科技

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • soc
    soc
    +关注

    关注

    37

    文章

    3416

    浏览量

    214106
  • eda
    eda
    +关注

    关注

    70

    文章

    2362

    浏览量

    169807
  • 新思科技
    +关注

    关注

    5

    文章

    657

    浏览量

    49938
  • AI芯片
    +关注

    关注

    17

    文章

    1257

    浏览量

    34066
收藏 人收藏

    评论

    相关推荐

    思科技数字和定制设计平台获得公司N3制程认证

    公司在早期的持续合作,我们为采用公司先进的N3制程技术的设计提供了高度差异化的解决方案,让客户更有信心成功设计出复杂的SoC
    发表于 11-02 09:24 364次阅读

    思科技数字定制设计平台已获公司N3制程技术认证

    思科技平台提供强化功能,以支持公司N3和N4制程的新要求 新思科技Fusion设计平台能够提供更快的时序收敛,并确保从综合到时序和物理签核的全流程相关性 ,可显著提高生产力 新
    的头像 发表于 11-16 11:06 1442次阅读

    思科技推出面向公司N6RF工艺全新射频设计流程

    思科技(Synopsys)近日推出面向公司N6RF工艺的全新射频设计流程,以满足日益复杂的射频集成电路设计需求。
    的头像 发表于 06-24 14:30 727次阅读

    思科技获得公司N3E和N4P工艺认证

    思科技数字和定制设计流程获得公司N3E和N4P工艺认证,并已推出面向该工艺的广泛IP核组合。
    的头像 发表于 07-12 11:10 733次阅读

    思科技EDA和IP完整解决方案获公司N3E工艺认证,加速HPC、AI、和移动领域设计

    公司的长期合作,新思科技针对台公司N3E工艺技术取得了多项关键成就,共同推动先进工艺节点的持续创新。新思科技经产品验证的数字和定制设计流程已在台
    的头像 发表于 11-08 13:37 1236次阅读

    新思携手公司推动半导体创新,以N3E工艺加速前沿应用芯片设计

    工艺技术取得了多项关键成就,共同推动先进工艺节点的持续创新。新思科技经产品验证的数字和定制设计流程已在台公司N3E工艺上获得认证。此外,该流程和新思科技广泛的基础IP、接口IP组合已经在台
    的头像 发表于 11-10 11:15 378次阅读

    Cadence定制设计迁移流程加快N3E和N2工艺技术的采用速度

    N3E 和 N2 工艺技术。这一新的生成式设计迁移流程由 Cadence 和电共同开发,旨在实现定制和模拟 IC 设计在台工艺技术之间的自动迁移。与人工迁移相比,已使用该流程的客户成功地将迁移时间缩短了 2.5 倍。
    的头像 发表于 05-06 15:02 612次阅读

    西门子EDA Calibre 平台获电先进N3E和N2工艺认证

    电先进N3E和N2工艺认证 作为电的长期合作伙伴西门子EDA一直在加强对台电最新制程的支持 ,根据西门子EDA透露的消息显示,sign-off 物理验证
    的头像 发表于 05-11 18:25 1645次阅读

    思科技利用优化的EDA流程快速啟动N2 製程设计

    可提升速度达 15% ,或在相同速度可减少30%的功率,同时还能提高晶片密度。新思科技对整体 EDA技术的大量投入让设计人员能够快速啟动N2製程设计,不仅為SoC带来差异化同时也能缩短上市时程。 公司设计基础架构管理
    的头像 发表于 05-11 19:02 1859次阅读

    Ansys多物理场解决方案通过N2芯片工艺认证

    电设计基础架构管理部负责人Dan Kochpatcharin表示:“电始终与我们的Open Innovation Platform(OIP)生态系统合作伙伴密切合作,电最先进的N2工艺全套设计解决方案
    的头像 发表于 05-12 11:33 505次阅读
    Ansys多物理场解决方案通过<b>台</b><b>积</b>电<b>N2</b>芯片<b>工艺</b>认证

    思科技联合公司和Ansys升级Multi-Die全方位解决方案,推动系统级创新

    公司紧密协作,以应对 基于公司先进技术的设计在芯片、封装和系统等方面的挑战。 新思科技近日宣布,携手公司和Ansys持续加强多裸晶芯片系统设计与制造方面的合作,助力加速异构芯片
    的头像 发表于 05-22 22:25 216次阅读
    新<b>思科</b>技联合<b>台</b><b>积</b><b>公司</b>和Ansys升级Multi-Die全方位解决方案,推动系统级<b>创新</b>

    思科携手公司加速2nm工艺创新,为先进SoC设计提供经认证的数字和模拟设计流程

    公司N2工艺上成功完成测试流片;多款IP产品已进入开发进程,不断加快产品上市时间   摘要: 新思科技经认证的数字和模拟设计流程可提高高性能计算、移动和AI芯片的产品质量
    发表于 10-19 11:44 54次阅读

    西门子布宣布与携手优化芯片设计过程

    电的N2工艺认证,可为早期采用N2工艺技术的厂商提供全面支持。
    发表于 10-20 12:37 39次阅读

    思科技提供跨公司先进工艺的参考流程,助力加速模拟设计迁移

    思科技可互操作工艺设计套件(iPDK)适用于公司所有FinFET先进工艺节点,助力开发者快速上手模拟设计。 新思科携手Ansys 和 Keysight 共同推出全新射频设计参考流程,能够为现代射频集
    发表于 10-24 11:41 28次阅读

    思科技面向公司N5A工艺技术推出领先的广泛车规级IP组合

    思科技(Synopsys, Inc.)近日宣布,面向公司N5A工艺推出业界领先的广泛车规级接口IP和基础IP产品组合,携手公司推动下一代“软件定义汽车”发展,满足汽车系统级芯片(SoC)的长期可靠
    的头像 发表于 10-24 17:24 193次阅读