0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

交错马刺:时序不匹配的数学

星星科技指导员 来源:ADI 作者:ADI 2023-06-30 17:17 次阅读

我们已经用我们漂亮的数学家的帽子来观察失调和增益失配的杂散幅度,所以现在让我们用它来量化由于时序不匹配引起的杂散水平。正如我们在之前的讨论中看到的,由于时序不匹配引起的杂散出现在 fS/2 ± f在,这与出现增益失配杂散的位置相同。

现在,我们讨论的结果将给我们留下信息,这些信息将告诉我们在f处有多少刺激。S/2 ± f在增益失配的结果以及时序失配的结果。这很重要,因为它将在交错时帮助我们分辨出哪个不匹配给我们带来了最大的麻烦。让我们希望我们最终不会陷入一个两者都非常糟糕的境地......但这不是首先尝试交错时的重点。我们希望从设计过程的开始,尽量减少不匹配。

因此,让我们戴上数学家的帽子,再次深入研究数学,看看我们如何计算f处的杂散大小。S/2 ± f在由于时序不匹配。我想我们快要把这顶帽子收起来一段时间,让我们的工程师的帽子重新戴上,但让我们再用一会儿这顶数学帽子。

现在让我们看看计算结果,看看时序不匹配的刺激会有多大。让我们看一下下面的公式1,其中ω一个是模拟输入频率和 ΔτE是时序不匹配。

wKgZomSennmAIL4bAAAg_pmTN1c894.png

现在,让我们考虑双通道器件中两个14位250MSPS ADC之间的典型时序不匹配。典型值可能在 1ps 左右。

1ps 时序失配将导致 f 时交错杂散为 70dBcS/2 ± f在.对于大多数应用程序可以容忍的最大杂散水平来说,这是正确的。这仍然很容易主导交错式ADC的无杂散动态范围(SFDR)规格

二次和三次谐波以及任何其他杂散输出很可能小于70dBc。现在让我们来看看我们可以做些什么来超过70dBc的水平。我们希望降低它,因为有些应用需要80至90dBc的无杂散动态范围。在下面的图1中,时序失配杂散的大小与以皮秒为单位的时序失配进行了示。

图1

wKgZomSenn6AbjVeAACBSxySsIw516.png

时序杂散与时序失配(交错式14位ADC)。

这个情节向我们展示了几件事。与增益失配图类似,杂散的大小大致遵循指数衰减,一旦失配接近10ps,杂散幅度的图就会变得几乎平坦。此外,它告诉我们,我们需要使时序失配非常小(飞秒范围),以使杂散幅度进入90dBc范围。这让我们了解两个ADC之间的时序需要匹配的程度。当我们谈论飞秒时,这是非常小的!

然而,随着工艺技术的缩小和匹配技术的改进,将交错ADC之间的时序失配降至最低变得有些容易。请注意,布局只是拼图的一部分。在ADC目前达到的高速下,达到千兆采样范围,需要进行某种校准,以便将时序失配减少到飞秒范围。这告诉我们,有希望;我们只需要找出一个好的校准方案来减少不匹配。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • adc
    adc
    +关注

    关注

    92

    文章

    5250

    浏览量

    536830
  • SFDR
    +关注

    关注

    0

    文章

    27

    浏览量

    12714
收藏 人收藏

    评论

    相关推荐

    设计实战:怎么解决阻抗匹配问题

    匹配的电阻R。有时阻抗匹配还有另外一层意思,例如一些仪器输出端是在特定的负载条件下设计的,如果负载条件改变了,则可
    发表于 01-06 16:07

    PCB层级中时序交错式高速类比ADC解决方案

    时序交错频谱在与交错失真突波相关处不会出现明显的匹配错误。  美国国家半导体公司在最近推出了一张配备两个ADC083000具备3GSPS的8
    发表于 09-17 17:25

    DDR线长匹配时序

    时序,线长又是一个重要的环节。我们来回顾一下,DDR布线,线长匹配的基本原则是:地址,控制/命令信号
    发表于 09-20 10:29

    交错ADC之间的增益匹配

    交错ADC得到了越来越多的工程师的广泛关注。目前仍有诸多问题聚焦于ADC失配的校准方法。 在深入探讨任何可能的校准方法之前,工程师需要了解都有哪些匹配。 对于失调匹配,没有必要施加一个输入信号
    发表于 07-25 06:58

    基于数学形态学的模糊模板匹配方法

    匹配的方法实现对车牌字符图像的识别,结合数学形态学和模糊集理论,提出基于数学形态学的模糊模板匹配方法。首先,对于二值图像的每个像素点及其8邻域,以赋权的方式刻画中心像素点隶属于
    发表于 12-04 14:32 1次下载
    基于<b>数学</b>形态学的模糊模板<b>匹配</b>方法

    阻抗匹配

    匹配 分布电路高速电路因操作频率的升高,波长相对变短。当波长与线路的长度接近到相近的数量级
    发表于 08-26 19:09 3280次阅读

    模块间接口设计匹配问题

    匹配引起的问题   如果没有一个技术能力很强的集成者,往往在模块间容易出现设计上的错误。这种情况是灾难性的,双方都是在
    发表于 11-21 14:01 592次阅读

    差分放大器的匹配效应及其消除

    匹配 性引起的特性变化可能会限制器件尺寸的减小而影响工艺水平的发展,这样
    发表于 10-19 11:54 3024次阅读
    差分放大器的<b>不</b><b>匹配</b>效应及其消除

    如何理解阻抗匹配时的反射问题(阻抗匹配的后果)

    匹配信号源内阻与所接传输线的特性阻抗大小相等且相位相同,或传输线的特性阻抗与所接负载阻抗的大小相等且相位相同,分别称为传输线的输入端或输出端处于阻抗匹配状态,简称为阻抗匹配。否则,便称为阻抗失配。有时也直接叫做匹配或失配。
    发表于 11-29 15:12 7w次阅读
    如何理解阻抗<b>不</b><b>匹配</b>时的反射问题(阻抗<b>不</b><b>匹配</b>的后果)

    时序交错式类比数位转换器的技术应用和系统设计解决方案

    时序交错式类比数位转换器(timeinterleavedADC)在每秒高达数十亿次的同步取样类比讯号是一个技术上的挑战,除此之外,对於混合讯号电路的设计也需要非常谨慎小心。基本上,时序交错的目标是利用转换器数目与取样频率相乘而不影响解析度以及动态的效能。
    发表于 09-15 09:47 959次阅读
    <b>时序</b><b>交错</b>式类比数位转换器的技术应用和系统设计解决方案

    时序约束中如何精确找到匹配的template?

    时序约束中的  set_input_delay/set_output_delay 约束一直是一个难点,无论是概念、约束值的计算,还是最终的路径分析,每一次都要费一番脑子。Vivado为方便用户创建
    的头像 发表于 04-10 09:38 1540次阅读
    <b>时序</b>约束中如何精确找到<b>匹配</b>的template?

    如何处理步进电机惯性匹配

    匹配,电机无法快速加速和减速。如果它们有足够的扭矩,但存在惯性匹配,负载可能无法
    的头像 发表于 09-24 16:06 4181次阅读

    使用时间交错数据转换器倍增采样率

    交错多个模数转换器(ADC)通常是为了提高转换器的有效采样速率,特别是当没有或只有少数现成的ADC可以满足此类应用所需的采样、线性度和交流要求时。然而,时间交错数据转换器并非易事,因为即使使用完全线性的元件,增益/失调失配和时序误差也会导致输出频谱中出现希望的杂散。
    的头像 发表于 02-24 17:16 391次阅读
    使用时间<b>交错</b>数据转换器倍增采样率

    交错杂散:增益失配的更多数学细节

    交错杂散的位置,并查看了偏移失配产生的杂散水平。通过进行一些计算,我们能够看到两个交错ADC之间的失调失配会产生多大的杂散。就像我们在查看马刺的位置时所做的那样
    的头像 发表于 06-30 17:18 437次阅读
    <b>交错</b>杂散:增益失配的更多<b>数学</b>细节

    什么是阻抗匹配 阻抗匹配怎么解决

    匹配还有另外一层意思,例如一些仪器输出端是在特定的负载条件下设计的,如果负载条件改变了,则可能达不到原来的性能,这时我们也会叫做阻抗失配。
    发表于 08-05 12:05 650次阅读
    什么是阻抗<b>匹配</b> 阻抗<b>不</b><b>匹配</b>怎么解决