0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

信号完整性之哪来的串扰?

工程师看海 来源:工程师看海 作者:工程师看海 2023-04-18 11:06 次阅读

原文来自微信公众号:工程师看海

我们经常听说PCB走线间距大于等于3倍线宽时可以抑制70%的信号间干扰,这就是3W原则,信号线之间的干扰被称为串扰,串扰是怎么形成的呢?

当两条走线很近时,一条信号线上的信号可能会在另一条信号线上产生噪声,产生干扰的走线叫做攻击线,收到干扰的走线叫做受害线。

PCB上走线与走线之间、走线与地之间会形成电容,其中一条走线有信号经过时,会产生变化的电场,这个电场通过电容,作用于另一条走线,在受害线上产生噪声,进而产生串扰,这就是通常所说的电场耦合产生容性耦合电流

同样的道理,PCB上走线与走线之间、走线与地之间会形成互感,其中一条走线有信号经过时,会产生变化多的磁场,这个磁场通过互感,作用于另一条走线,在受害线上产生噪声,进而产生串扰,这就是通常所说的磁场耦合产生感性耦合电流。

poYBAGQ-CSyAFNKiAAFeQ7fEmPQ757.jpg

等长走线不一定等时!

为了控制群组走线等时性的要求,比如手机MIPI信号、USBDDR信号,通常的做法是对PCB走线进行绕等长处理,在初步调整走线后,选一根最长的走线为目标长度走线,其余走线通过绕线的方式增加走线长度,最终达到所有走线长度一致,俗称蛇行走线,如上图所示。

等长走线确保等延迟是依据信号在相同走线环境下的传播速度是一样的,走线长度一样,信号传播速度一样,那么信号传播的时间就一样了。

实际上及时走线长度一样,信号传播的时间也不一定一样,比如高瘦和矮胖这两种绕等长的方法,高瘦走线中,有大量相邻走线,会增加串扰;而矮胖走线,相邻走线长度小,串扰也小。

当串扰发生在信号的边沿时,其作用效果类似于影响了信号的传播时间,比如下图所示,有3根信号线,前两根等时传播,第三根信号线在边沿时收到了串扰,看起来信号传播的时间被改变了

pYYBAGQ-CS2AE-wmAAAYVVXm9k8176.jpg

容性耦合电流和感性耦合电流共同构成了串扰,如何抑制串扰呢?

增加走线之间间距,这是非常有效的手段。

减小平行信号走线的长度,尽量做的垂直走线,避免下图边沿耦合和宽边耦合的走线方式。

做好阻抗控制或做好端接电阻。

避免阻抗不连续使得串扰被反射,而加剧串扰的影响。

使用地线隔离。

在相邻信号之间添加一条地线进行隔离,并且地线上打地孔,孔的间距小于λ/10(λ是波长,隔离地孔的使用场景比较复杂,这里只提供个经验参考)。

在满足datasheet需求条件下,延缓信号上升沿时间。

poYBAGQ-CS2AYoaTAABEsYzfD9E546.jpg

感谢点赞、分享、在看,让知识变得更简单

原文来自微信公众号:工程师看海

限时免费扫码进群,交流更多行业技术

pYYBAGQ-CS6AKHO1AAMZcJ4j6Gk294.jpg

推荐阅读▼

电池、电源

硬件文章精选

华为海思软硬件开发资料

审核编辑:汤梓红

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • pcb
    pcb
    +关注

    关注

    4104

    文章

    21015

    浏览量

    378192
  • 耦合
    +关注

    关注

    12

    文章

    517

    浏览量

    100004
  • 信号完整性
    +关注

    关注

    62

    文章

    1224

    浏览量

    94582
  • 串扰
    +关注

    关注

    4

    文章

    161

    浏览量

    26676
  • 走线
    +关注

    关注

    3

    文章

    90

    浏览量

    23178
收藏 人收藏

    评论

    相关推荐

    高速电路信号完整性分析与设计—

    信号完整性分析与设计—是由电磁耦合引起的,布线距离过近,导致彼此的电磁场相互影响只发生在电磁场变换的情况下(信号的上升沿与下降沿)[此贴子已经被作者于2009-9-12 10:32:03编辑过]
    发表于 09-12 10:31

    PCB信号完整性

    信号完整性。反之,当信号不能正常响应时,就出现了信号完整性问题。  高速PCB的信号完整性问题主要包括信号反射、信号延迟和时序错误。  · 反射:信号在传输线上传输时
    发表于 11-27 15:22

    高速数字电路信号完整性分析与设计

    信号完整性分析与设计:信号完整性概述􀂄 传输线理论􀂄 PCB阻抗控制􀂄 拓扑与端接技术􀂄 时序计算􀂄 与对策􀂄
    发表于 10-06 11:25 96次下载

    信号完整性原理

    信号完整性的四个方面,EMI,,反射,电源等。
    发表于 08-29 15:02 26次下载

    常见信号完整性的问题PCB设计的原因与Altium Designer中的消除技术

    信号完整性分析包括检查信号上升时间,下降时间,提供终端方案和进行分析的能力。您还可以定义模型并设置规则和约束以及信号完整性分析相关的其它设置。一旦确认了问题,就可以根据需要修改相同层或相邻层的布线路径。
    的头像 发表于 08-25 15:50 8650次阅读
    常见<b>信号</b><b>完整性</b>的问题<b>之</b>PCB设计<b>串</b><b>扰</b>的原因与Altium Designer中的<b>串</b><b>扰</b>消除技术

    信号完整性中最基本的现象

    称为近端(也称后向),而远离干扰源一端的称为远端(或称前向串扰)。
    的头像 发表于 01-24 16:13 6407次阅读
    <b>信号</b><b>完整性</b>中最基本的现象<b>之</b><b>串</b><b>扰</b>

    信号完整性系列

    的概念,及其FEXT、NEXT等,以及的消除措施。 是指当信号在传输线上传播时,因电磁耦合对相邻的传输线产生的不期望的电压噪声干扰。这种干扰是由于两条信号线间的耦合,即
    的头像 发表于 10-19 17:54 5120次阅读
    <b>信号</b><b>完整性</b>系列<b>之</b>“<b>串</b><b>扰</b>”

    信号完整性基础--(二)

    信号完整性基础第三章节剩余知识。
    的头像 发表于 01-16 09:58 1332次阅读

    和反射影响信号完整性

    信号完整性(Signal Integrity,简称SI)是指在信号线上的信号质量。差的信号完整性不是由某一单一因素导致的,而是板级设计中多种因素共同 引起的。当电路中信号能以要求的时序、持续时间和电压幅度到达接收端时,该电路就有很好的
    的头像 发表于 03-02 09:41 829次阅读
    <b>串</b><b>扰</b>和反射影响<b>信号</b>的<b>完整性</b>

    信号完整性仿真三个重点:信号质量、和时序

    信号完整性仿真重点分析有关高速信号的3个主要问题:信号质量、和时序。对于信号质量,目标是获取具有明确的边缘,且没有过度过冲和下冲的信号
    发表于 04-03 10:40 522次阅读

    信号完整性(一)

    是指有害信号从一个网络转移到相邻网络。任何一对网络之间都存在。通常把噪声源所在网络称为动态网络或攻击网络。把受影响的网络称为静态网络或者受害网络。
    的头像 发表于 05-06 11:48 616次阅读
    <b>信号</b><b>完整性</b><b>之</b><b>串</b><b>扰</b>(一)

    信号完整性基础-

    :即两条信号线之间的耦合引起的线上噪声干扰。
    的头像 发表于 07-06 09:15 355次阅读
    <b>信号</b><b>完整性</b>基础-<b>串</b><b>扰</b>

    信号完整性分析科普

    完整性、时序完整性、电源完整性的要求;我们知道:电源不稳定、电源的干扰、信号间的信号传输过程中的反射,这些都会让信号产生畸变,
    的头像 发表于 08-17 09:29 1014次阅读
    <b>信号</b><b>完整性</b>分析科普