0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

如何解决锁相环无法锁定

星星科技指导员 来源:TI 作者:TI 2023-04-12 09:41 次阅读

在尝试将锁相环(PLL)锁定时,你是否碰到过麻烦?草率的判断会延长调试过程,调试过程变得更加单调乏味。根据以下验证通行与建立锁定的程序,调试过程可以变得非常简单。

第1步:验证通信

第一步是验证PLL响应编程的能力。如果PLL没有锁定,无法读回,则尝试发送需要最小量硬件命令工作的软件命令。一种方法是通过软件(而非引脚)调节PLL的通电断电寻找引脚的可预测电流变化或偏置电压电平变化。许多PLL在其输入(OSCin)引脚的电平在通电时为Vcc/2,在断电时为0V。

如果PLL集成了压控振荡器(VCO),则查看低压差(LDO)输出引脚电压是否对通电和断电命令做出反应。还可能可以切换输入/输出 (I/O)引脚,比如许多LMX系列PLL的MUXout引脚。如果采用上述方法能够验证通信,就可以继续尝试进行锁定。

如果无法验证通信,则查找常见的原因,例如以下原因:

编程串行

锁存使能(也称为芯片选择条(CSB))过高

对软件输入的低通滤波过多

与串行外围设备接口总线(SPI)存在时序问题

电源引脚焊接有误

第2步:建立锁定

验证通信后,下一步就是尝试对PLL进行锁定。下面是PLL无法锁定的一些更常见的原因:

对锁定检测引脚的错误解读。如果配置有误,锁定检测引脚会在实际已经锁定的情况下显示出PLL未锁定。可以通过查看频谱分析仪输出或VCO调谐电压验证这一情况。

编程问题。向PLL发送错误的信息会很容易导致无法锁定。一些常见的编程错误包括:VCO编程频率超出范围、VCO校准设置不正确或寄存器时序有误。

VCO校准问题。对于集成VCO的PLL而言,频率范围通常分成几个不同的频段。错误的编程会导致VCO锁定错误的频段。对特定寄存器的编程通常会启动VCO校准;因此必须确定在编程此寄存器时,其他软件和硬件(尤其是基准输入)状态正确,以确保校准正常工作。

输入或反馈路径问题。如果VCO输入或基准输入因电源水平较低、压摆率较低、匹配较差或谐波较高而存在问题,会导致PLL打开锁定。大多数PLL有方法输出内部频率计数器的实际频率输出,将其发送到引脚。

环路滤波器中与地连接或短路。可以通过查看调谐电压或切换鉴相器两极,根据频率变化确定连接或短路。

PLL环路滤波器不稳定。如果降低电荷泵电流导致PLL锁定通常是不稳定的表现,但是仅凭这项技术不起作用不能排除不稳定这一因素。导致环路滤波器不稳定的产检原因有忽略考虑VCO输入电容;使用过度限制环路带宽的集成滤波器;或者使用与PLL初始设计不同的PLL设置(电荷泵增益、VCO频率或鉴相器频率)。许多TI的工具如PLLatinum™模拟器工具能够模拟环路滤波器的不稳定性。

遵循系统的方法,不作出草率的假设能够使PLL锁定调试程序变得简单许多。图1为指导此程序的流程图。

poYBAGQ2DFqAYjdnAADdOritU74275.jpg

图1:PLL调试流程图

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 寄存器
    +关注

    关注

    30

    文章

    4455

    浏览量

    116140
  • pll
    pll
    +关注

    关注

    6

    文章

    685

    浏览量

    134268
  • VCO
    VCO
    +关注

    关注

    12

    文章

    160

    浏览量

    68256
收藏 人收藏

    评论

    相关推荐

    ADF4360-7对VCO电感位置进行移动后锁相环无法锁定

    锁相环无法锁定。定义输出为920.125MHz,实际输出为915MHz。MUXOUT设定的
    发表于 09-04 11:36

    AD9510-VCO/PCBZ开发板锁相环无法锁定

    锁相环时钟无法锁定,现将具体的配置参数发于您,请给与指导,看是否是配置错误导致
    发表于 09-29 15:22

    电荷泵锁相环电路锁定检测的基本原理,影响锁相环数字锁定电路的关键因子是什么?

    锁相环电路锁定检测的基本原理,通过分析影响锁相环数字锁定电路的关键因子,推导出相位误差的计算公式。并以CDCE72010 为例子,通过实验验证了不合理的电路设计或外围电路参数是如何影响电荷泵锁相环芯片数字锁定指示的准确性。
    发表于 04-20 06:00

    请问一下锁相环无法锁定怎么办?

    锁相环无法锁定怎么办?
    发表于 04-24 10:09

    锁相环锁定与失锁的标志是什么?

    锁相环锁定与失锁的标志是什么?
    发表于 04-24 10:12

    锁相环

    锁相环英文为PLL,即PLL锁相环。可以分为模拟锁相环和数字锁相环。两种分类的锁相环原理有较大区别,通过不同的锁相环电路实现不同的功能。
    发表于 10-26 12:40
    <b>锁相环</b>

    详解FPGA数字锁相环平台

    锁相环的理论,以载波恢复为依托搭建数字锁相环平台,并在FPGA中实现锁相环的基本功能。 在FPGA中实现锁相环的自动增益控制,锁定检测,锁定时间、失锁时间的统计计算,多普勒频偏
    发表于 10-16 11:36 18次下载
    详解FPGA数字<b>锁相环</b>平台

    何解锁相环无法锁定

    何解
    发表于 11-02 08:16 3次下载
    如<b>何解</b>决<b>锁相环</b><b>无法</b><b>锁定</b>

    模拟锁相环与载波同步实验

    锁相环与载波同步 一、 实验目的     1. 掌握模拟
    发表于 04-01 08:57 7487次阅读
    模拟<b>锁相环</b>与载波同步实验

    锁相环验证通行及锁定的建立

    锁相环(PLL)锁定时,你是否碰到过麻烦?草率的判断会延长调试过程,调试过程变得更加单调乏味。根据以下验证通行与建立锁定的程序,调试过程可以变得非常简单。第 1 步:验证通信 第一步是验证PLL响应编程的能力。如果PLL没有锁定无法读回,则尝试发送需要最小量硬件命令工作的软件命令
    发表于 04-08 01:56 807次阅读
    <b>锁相环</b>验证通行及<b>锁定</b>的建立

    利用开关的控制加速锁相环锁定的设计方法

    锁相环的参考输入和输出反馈信号的频率相等、相位恒定,从而锁定输出信号的频率。电荷泵型锁相环更是具有稳定性高、捕捉范围大等诸多优点。
    的头像 发表于 06-14 08:03 2869次阅读
    利用开关的控制加速<b>锁相环</b><b>锁定</b>的设计方法

    教大家如何解锁相环无法锁定

    锁相环(PLL)锁定时,你是否碰到过麻烦?草率的判断会延长调试过程,调试过程变得更加单调乏味。根据以下验证通行与建立锁定的程序,调试过程可以变得非常简单。 第1步:验证通信 第一步是验证
    的头像 发表于 11-26 16:32 4757次阅读
    教大家如<b>何解</b>决<b>锁相环</b><b>无法</b><b>锁定</b>

    锁相环的一些概念

    锁相环锁定是指锁相环的输出频率等于输入频率,而输出信号的相位跟随输入信号的变化而变化。
    的头像 发表于 07-03 15:23 1072次阅读

    数字锁相环基础知识

    锁相环锁定是指锁相环的输出频率等于输入频率,而输出信号的相位跟随输入信号的变化而变化。
    的头像 发表于 01-31 16:31 1374次阅读

    什么是锁相环 锁相环的组成 锁相环选型原则有哪些呢?

    锁相环很重要,它是基石,锁相环决定了收发系统的基础指标,那么如此重要的锁相环选型原则有哪些呢?
    的头像 发表于 08-01 09:37 548次阅读
    什么是<b>锁相环</b> <b>锁相环</b>的组成 <b>锁相环</b>选型原则有哪些呢?