0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

端接电阻与阻抗匹配那些事

工程师看海 来源:工程师看海 作者:工程师看海 2022-02-16 10:41 次阅读

原文来自公众号:工程师看海

如下图所示,从信号源到传输线在到负载,一共有3个阻抗参数,一般而言信号源的阻抗是很小的,而负载的阻抗是非常大的,远大于Z1,那么信号就会在源端和接收端直接来回反射,详细的过程在以前《反射与反弹图》文章中有过更详细的介绍,当时提到过一个概念叫做“源端端接有效”,根据这个概念,不管是在源端还是在接受端,只要其中任意一端实现阻抗控制,那么就可以避免反射,由此引入今天的主题:端接电阻缓解阻抗突变,抑制反射。

poYBAGIMY_CAbB6uAAEI-C19lUE793.png

有两种端接方法最常见:

源端串联电阻,即串联端接,使源端阻抗与传输线阻抗匹配。

接收端并联电阻,即并联端接,是接收端阻抗与传输线匹配。

串联端接

下图是串联端接的示意图,在靠近源端串联一个小电阻,信号是以半幅度经过Zr和传输线Z1到达接收端Z2,接收端Z2的阻抗非常大,信号会发生一次全反射,只是这种反射回到源端后由于Zr的存在,反射程度会被降低。如果没有Zr的话,信号会在源端和接收端来回反射,Zr缓解了这个现象。

pYYBAGIMY_yAfrO5AADMNu3tnYg947.png

并联端接

下图是并联端接的示意图,在靠近接收端并联一个电阻,信号到达接收端后,由于Zr=Z1,信号不发生反射,信号是以全幅度从源端出来经过传输线Z1到达接收端,反射程度会被降低。如果没有Zr的话,信号会在源端和接收端来回反射,Zr缓解了这个现象。

poYBAGIMZASASFBtAADQSlmz3ls651.png

串联端接的特点是功耗低,不会给驱动端增加额外的直流负载,信号以半幅度传播。

并联端接的特点是会增加额外的功耗,信号以接近满幅度传播。

如果同学们理解了上面的介绍,那么就应该会有这样的疑问:

为什么有的信号端串联了一个小电阻,但是这个信号并不是高速信号?

这是因为由于走线具有寄生电容和寄生电感,当走线比较糟糕时,寄生参数就大,容易引起RLC谐振,使得信号也有振铃现象。

poYBAGIMZA2AWoQ4AAFh__Ug22U050.png

假如走线电容R=0.1Ω,走线寄生电感=100nH,寄生电容=100pF。谐振频率大约是50Mhz。

放大蓝色振铃,波形可以看到振铃的频率就是50Mhz,

poYBAGIMZBqAJXA_AAQxBe7gkeY923.png

pYYBAGIMZCOABbmnAALhhOWa0E8212.png

如果在线路上串联一个33Ω电阻吸收震荡,则震荡就会小很多。所以从形式上看,谐振和阻抗不匹配都会引起振铃现象,但原理还有一定差异,我们平时用示波器测纹波时,要减小探头的环路电感,来减小振铃就是这个道理。

pYYBAGIMZCuAERMmAAF7BVCOyLk157.png

感谢点赞、分享、在看,让知识变得更简单

限时免费扫码进群,交流更多行业技术

poYBAGIMZDOAUk0oAAE5Pyc89A8640.png

推荐阅读▼

电池、电源

硬件文章精选

华为海思软硬件开发资料

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 串联
    +关注

    关注

    6

    文章

    354

    浏览量

    36977
  • 电阻
    +关注

    关注

    85

    文章

    4508

    浏览量

    167329
  • 阻抗
    +关注

    关注

    17

    文章

    784

    浏览量

    44984
  • 信号处理
    +关注

    关注

    46

    文章

    686

    浏览量

    101812
  • 信号完整性
    +关注

    关注

    62

    文章

    1218

    浏览量

    94562
收藏 人收藏

    评论

    相关推荐

    布线时的阻抗匹配问题

    电阻。而一些接收器的输入阻抗则比较高,可以使用并联电阻的方法,来跟传输线匹配,例如,485总线接收器,常在数据线终端并联120欧的匹配电阻。通常所采用的阻抗匹配端接方式有两种,一种是使负载阻抗与传输线
    发表于 02-05 11:25

    如何处理高速电路阻抗匹配?看完本文就懂了

    端接戴维宁端接就是采用上拉电阻和下拉电阻来共同组成端接电路,使得戴维宁等效阻抗等于传输线的特征阻抗以实现阻抗匹配。戴维宁端接的优点是上拉电阻和下拉电阻都能用来吸收反射,在电路上没有
    发表于 02-26 08:00

    为什么要阻抗匹配

    阻抗匹配?高速数字电路系统中常用的端接方式
    发表于 03-04 08:44

    为什么要阻抗匹配?常用的端接方式是什么?

    阻抗匹配?常用的五种端接方式
    发表于 03-17 07:32

    PCB设计中的阻抗匹配与0欧电阻

    阻抗跟负载阻抗不相等(即不匹配)时,在负载端就会产生反射,造成自激振荡。PCB板内走线的低频信号直接连通即可,一般不需要加串行匹配电阻。(2)并行阻抗匹配又叫“终端阻抗匹配”,一般用在
    发表于 05-16 16:15

    电路阻抗匹配设计

    阻抗匹配设计
    发表于 08-12 18:37 173次下载

    什么是阻抗匹配以及为什么要阻抗匹配

    阻抗匹配以及为什么要阻抗匹配,个人收集整理了很久的资料,大家根据自己情况,有选择性的下载吧~
    发表于 10-28 10:01 58次下载

    阻抗匹配的四种处理方式

    阻抗不连续时,会有反射发生,阻抗匹配的作用就是通过端接元器件,时传输路线上的阻抗连续以去除传输链路上产生的反射。 常见的
    发表于 02-11 15:35 11次下载
    <b>阻抗匹配</b>的四种处理方式

    什么是阻抗匹配

    阻抗匹配?  
    发表于 09-25 14:21 4118次阅读

    怎样理解阻抗匹配

    阻抗匹配
    发表于 11-30 10:30 1186次阅读

    浅析阻抗匹配及其应用

    阻抗匹配(impedance matching)信号源内阻与所接传输线的特性阻抗大小相等且相位相同,或传输线的特性阻抗与所接负载阻抗的大小相等且相位相同,分别称为传输线的输入端或输出端处于阻抗匹配状态,简称为阻抗匹配。否则,便称为阻抗失配。有时也直接叫做
    发表于 05-05 10:14 2152次阅读
    浅析<b>阻抗匹配</b>及其应用

    怎样理解阻抗匹配_pcb阻抗匹配如何计算

    阻抗匹配,首先介绍了阻抗匹配条件,其次阐述了如何理解阻抗匹配及常见阻抗匹配的方式,最后介绍了pcb阻抗匹配如何计算,具体的跟随小编一起来了解一下。
    发表于 05-02 17:11 3.7w次阅读
    怎样理解<b>阻抗匹配</b>_pcb<b>阻抗匹配</b>如何计算

    阻抗匹配是什么意思_阻抗匹配原理详解

    阻抗匹配,首先介绍了输入及输出阻抗是什么,其次介绍了阻抗匹配的原理,最后阐述了阻抗匹配的应用领域,具体的跟随小编一起来了解一下吧。
    的头像 发表于 05-03 11:42 4.6w次阅读
    <b>阻抗匹配</b>是什么意思_<b>阻抗匹配</b>原理详解

    阻抗匹配的原理及应用

    阻抗匹配,首先介绍了输入及输出阻抗是什么,其次介绍了阻抗匹配的原理,最后阐述了阻抗匹配的应用领域,具体的跟随小编一起来了解一下吧。
    的头像 发表于 08-22 14:10 2128次阅读

    JFW的在线阻抗匹配焊盘型号

    阻抗匹配焊盘型号如下表所示。阻抗匹配焊盘使用内部电阻器来设计,内部电阻器被配置为将每一侧的阻抗匹配到不同的阻抗
    的头像 发表于 10-28 16:48 593次阅读