0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

瑞萨电子推出业界首款兼容CK440Q时钟发生器 满足PCIe Gen5及更高版本标准

西西 来源:厂商供稿 作者:瑞萨电子 2021-02-04 12:05 次阅读

低抖动时钟为下一代英特尔服务器提供中央集成时钟发生器增强瑞萨计算及云解决方案。

2021 年 2 月 4 日,日本东京讯 - 全球半导体解决方案供应商瑞萨电子集团(TSE:6723)今日宣布,推出低抖动9SQ440时钟发生器IC,该产品专为高性能计算和数据中心应用的下一代英特尔平台设计。作为瑞萨PCIe丰富产品线的最新产品,9SQ440是业界首款符合CK440Q标准的服务器时钟发生器。9SQ440针对英特尔CK440Q规范和未来Intel® Xeon®处理器的要求而开发,为客户提供灵活、稳健、高性能的合成器,以应对PCIe Gen5的设计挑战。

客户可将9SQ440与瑞萨丰富的PCIe时钟解决方案(包括PCIe Gen5时钟缓冲器)、基础设施电源智能功率级(SPS)产品结合使用,从而满足完整数据中心解决方案的需求。

瑞萨电子物联网及基础设施事业本部数据中心事业部副总裁Bobby Matinpour表示:“PCIe时钟发生器是PCIe时钟功能的核心。随着最新标准的规范要求越来越严格,符合PCIe Gen5标准的时钟发生器(如9SQ440)为客户提供更大设计灵活性和裕量。在此,我们很高兴地宣布凭借卓越的时序技术与IP,瑞萨推出行业首批符合量产要求的产品,用于支持PCIe Gen5和PCIe Gen6的设备。”

9SQ440可用作服务器CPU和PCIe时钟的中央时钟发生器。它具备共20个差分输出及卓越的抖动性能——小于50fs RMS的PCIe Gen5通用时钟相位抖动,以满足从简单的单板双插槽到复杂的模块化多插槽系统等各种拓扑结构的时钟要求。

9SQ440时钟发生器的关键特性

  • 适用于32GT/s SerDes的PCIe Gen5和UPI v2.0
  • PCIe Gen5具备小于50fs RMS的相位抖动,低于规范要求,以提供更大设计裕量
  • 7个专用100MHz输出,带7个OE#引脚
  • 3个专用25MHz时钟输出
  • 1个专用25MHz平台级联时钟
  • 9个多路复用器输出,可在100MHz或25MHz之间选择
  • 支持多种CPU插槽拓扑结构,从独立的单插槽到模块化的多插槽方式
  • 0%、-0.3%和-0.5%的扩频时钟
  • 8mm x 8mm 100引脚双排QFN封装,引脚间距为0.5mm

作为时钟产品的优秀供应商,瑞萨为计算和云时钟解决方案提供“一站式服务”,提供从全功能系统解决方案到简单时钟构建模块设备的专业知识及产品。

供货信息

9SQ440现已供货

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 处理器
    +关注

    关注

    67

    文章

    16656

    浏览量

    219911
  • cpu
    cpu
    +关注

    关注

    68

    文章

    9372

    浏览量

    204813
  • 时钟发生器
    +关注

    关注

    1

    文章

    145

    浏览量

    66725
  • PCIe
    +关注

    关注

    13

    文章

    897

    浏览量

    79889
  • 瑞萨电子
    +关注

    关注

    35

    文章

    2640

    浏览量

    71439
收藏 人收藏

    评论

    相关推荐

    符合PCIe Gen1,Gen2和Gen3标准的9端口PCIe时钟发生器

    时钟发生器评估板。 Si52147是一符合PCIe Gen1,Gen2和Gen3标准的9端口
    发表于 08-27 14:27

    九端口PCIe时钟缓冲

    时钟发生器评估板。 Si53159是一九端口PCIe时钟缓冲,符合PCIe Gen1,Gen2和Gen3
    发表于 08-27 12:20

    9ZXL1951D PCIe 时钟发生器评估板用户指南

    PCIe 时钟发生器评估板用户指南
    发表于 03-21 19:21 0次下载
    9ZXL1951D <b>PCIe</b> <b>时钟发生器</b>评估板用户指南

    Si5338 业界首个任意频率、任意输出的时钟发生器

    业界首个任意频率、任意输出的时钟发生器 高性能模拟与混合信号领导厂商Silicon Laboratories日前发表全新的
    发表于 11-10 09:39 1634次阅读

    Mouser供货IDT 3.3V PCIe时钟发生器 超低功耗带来出色的散热表现

    电子 (Mouser Electronics) 即日起开始分销Integrated Device Technology (IDT) 推出的9FGL PCI Express (PCIe时钟发生器
    发表于 07-30 10:14 1166次阅读

    Silicon Labs推业界最广泛的汽车级AEC-Q100认证的时钟发生器

    Q100认证的时钟发生器、缓冲PCIe时钟和缓冲满足广泛的车辆自动化应用需求。
    发表于 09-24 14:25 802次阅读

    电子推出符合PCIe Gen6标准时钟缓冲和多路复用器

    带来11全新时钟缓冲和4全新多路复用器。这些新器件,应用在PCIe Gen5时抖动余量更大,与的低抖动9SQ440、9FGV1002和9FGV1006
    的头像 发表于 04-14 15:33 1775次阅读
    <b>瑞</b><b>萨</b><b>电子</b><b>推出</b>符合<b>PCIe</b> <b>Gen</b>6<b>标准</b>的<b>时钟</b>缓冲<b>器</b>和多路复用器

    电子推符合PCIe Gen6时钟缓冲和多路复用器

    电子(TSE:6723)近日宣布,率先推出符合PCIe Gen6严格标准时钟缓冲和多路复用器。
    的头像 发表于 04-15 11:18 1060次阅读

    Cypress时钟发生器的分类,它有哪些应用

    时钟发生器兼容大量增值性能,如VCXO,扩频和输出相位校准,及其兼容流行接口标准的参考时钟/3.0,如PCIe1.0/2.0/3.0、10GbE、SATA1.0/2.0和USB1.0
    发表于 04-22 09:02 648次阅读

    首颗支持PCIE 5.0的时钟发生器CLG52147系列芯片

    PCIe 协议指定标准的参考时钟为 HCSL 电平的 100 MHz 时钟Gen1~Gen4 下要求收发端参考时钟精度在 ±300 ppm 以内,Gen5 要求频率稳定性 ±100 ppm。一颗性能优秀的参考时钟是整个
    的头像 发表于 07-08 14:19 4362次阅读

    新品发布 | 电子推出全新可编程时钟发生器,打造出将可编程性、功率、抖动和尺寸完美结合的业界理想

    电子(TSE:6723)宣布,推出新款时钟发生器VersaClock 7。此款具有内部集成晶体版本可选的可编程时钟发生器产品家族,适用于高端运算系统、有线
    的头像 发表于 12-01 18:55 470次阅读

    核芯互联推出符合DB2000QL及PCIe Gen5Gen 6标准的低抖动时钟缓冲CLB2000

    时钟器件是高带宽、高速率、高算力、大模型的基础。核芯互联近日推出面向下一代数据中心应用的超低抖动全新20路LP-HCSL差分时钟缓冲CLB2000,其业界领先的附加抖动性能远超PCIe Gen 5PCIe
    的头像 发表于 06-08 15:29 387次阅读
    核芯互联<b>推出</b>符合DB2000QL及<b>PCIe</b> <b>Gen5</b>和<b>Gen</b> 6<b>标准</b>的低抖动<b>时钟</b>缓冲<b>器</b>CLB2000

    极景微发布超小封装PCIe5.0时钟发生器

    PCIe5.0时钟发生器日前,极景微(UltraSilicon)宣布,推出支持PCIe5.0接口标准的1输出及2输出时钟发生器,分别为US6D101和US6D102。该芯片具有
    的头像 发表于 02-02 15:25 631次阅读
    极景微发布超小封装<b>PCIe</b>5.0<b>时钟发生器</b>

    思尔芯首支持PCIe Gen5原型验证EDA工具上市

    PCIe Gen5 x 4 与 CXL(EP)的连接,以及 PCIe Gen5 x 8 与 CCIX(RC/EP)的连接。这使得它能够以高速率 PCIe 进行数据传输,满足 PCIe 相关的验证或是对带宽要求高的应用。
    发表于 07-04 10:56 229次阅读