0
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心
发布
  • 发文章

  • 发资料

  • 发帖

  • 提问

  • 发视频

创作活动

完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>

3天内不再提示

【ZYNQ Ultrascale+ MPSOC FPGA教程】第十九章 Hello World(下)

FPGA技术专栏 来源:芯驿电子科技 作者:芯驿电子科技 2021-01-26 09:54 次阅读

原创声明:

本原创教程由芯驿电子科技(上海)有限公司(ALINX)创作,版权归本公司所有,如需转载,需授权并注明出处。

适用于板卡型号:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EG

此文基于第十八章内容进行软件开发

【ZYNQ Ultrascale+ MPSOC FPGA教程】第十八章Hello World(上)

ALINX:【ZYNQ Ultrascale+ MPSOC FPGA教程】第十八章Hello World(上)zhuanlan.zhihu.com

软件工程师工作内容

Vitis工程目录为“ps_hello/vitis”

以下为软件工程师负责内容。

1.Vitis调试;

2.创建Application工程;

1)新建一个文件夹,将vivado导出的xx.xsa文件拷贝进来;

2)Vitis是独立的软件,可以双击Vitis软件打开;

也可以通过在Vivado软件中选择ToolsLaunch Vitis打开Vitis软件

o4YBAGAKML2AW8SOAABu2rrtFg0463.jpg

选择之前新建的文件夹,点击”Launch”

pIYBAGAKML6AfGPSAAA6KdBSG2g316.jpg

3)启动Vitis之后界面如下,点击“Create Application Project”,这个选项会生成APP工程以及Platfrom工程,Platform工程类似于以前版本的hardware platform,包含了硬件支持的相关文件以及BSP。

o4YBAGAKML6AG2NxAABcNxXmbmk962.jpg

4)第一页为介绍页,直接跳过,点击Next

pIYBAGAKML-AfC1LAACNEbLTRVQ133.jpg

5)选择“Create a new platform from hardware(XSA)”,选择“Browse”

o4YBAGAKML-AU1oaAABoDU7hcEs082.jpg

选择之前生成的xsa,点击打开

pIYBAGAKMMCAWzPGAACL5xYg66I850.jpg

6)最下面的Generate boot components选项,如果勾选上,软件会自动生成fsbl工程,我们一般选择默认勾选上。

o4YBAGAKMMCAIdCuAABzLYgmc9Q034.jpg

7)填入APP工程名称,在方框处点击可以选择对应的处理器,我们这里保持默认

pIYBAGAKMMGABj4OAACEnRF_Wik917.jpg

8)在这个界面可以修改Domain名称,选择操作系统ARM架构等,这里保持默认,操作系统选择standalone,也就是裸机。

o4YBAGAKMMKACcHPAABoUmRoAUY517.jpg

9)选择”Hellow World”模板,点击“Finish”完成

pIYBAGAKMMKAa4alAABpmmKym8A211.jpg

10)完成之后可以看到生成了两个工程,一个是硬件平台工程,即之前所说的Platfrom工程,一个是APP工程

o4YBAGAKMMKAcFGDAACZVckSmBA294.jpg

11)展开Platform工程后可以看到里面包含有BSP工程,以及zynq_fsbl工程(此工程即选择Generate boot components之后的结果),双击platform.spr即可看到Platform对应生成的BSP工程,可以在这里对BSP进行配置。软件开发人员比较清楚,BSP也就是Board Support Package板级支持包的意思,里面包含了开发所需要的驱动文件,用于应用程序开发。可以看到Platform下有多个BSP,这是跟以往的SDK软件不一样的,其中zynqmp_fsbl即是fsbl的BSP,domain_psu_cortexa53_0即是APP工程的BSP。也可以在Platform里添加BSP,在以后的例程中再讲。

pIYBAGAKMMOAAE5pAACAKyOQmho370.jpg

12)点开BSP,即可看到工程带有的外设驱动,其中Documentation是xilinx提供的驱动的说明文档,Import Examples是xilinx提供的example工程,加快学习。

o4YBAGAKMMOALSlAAACelel-B0E190.jpg

13)选中APP工程,右键Build Project,或者点击菜单栏的“锤子”按键,进行工程编译

pIYBAGAKMMSAHXC3AACcwxTzHDY282.jpg

14)可以在Console看到编译过程

o4YBAGAKMMSAfgEiAAAmVARZH3s753.jpg

编译结束,生成elf文件

pIYBAGAKMMWAemFlAAA8iQCIGqA478.jpg

15)连接JTAG线到开发板、UARTUSB线到PC

16)使用PuTTY软件做为串口终端调试工具,PuTTY是一个免安装的小软件

o4YBAGAKMMWASZFjAACrz30OUvw109.jpg

17)选择Serial,Serial line填写COM3,Speed填写115200,COM3串口号根据设备管理器里显示的填写,点击“Open”

pIYBAGAKMMWAZ5TWAACWkEtU9ow057.jpg

18)在上电之前最好将开发板的启动模式设置到JTAG模式,拔到”ON”的位置

o4YBAGAKMMaALIuRAACpOGfRvIk453.jpg

19)给开发板上电,准备运行程序,开发板出厂时带有程序,这里可以把运行模式选择JTAG模式,然后重新上电。选择“hello”,右键,可以看到很多选项,本实验要用到这里的“Run as”,就是把程序运行起来,“Run as”里又有很对选项,选择第一个“Launch on Hardware(Single Application Debug)”,使用系统调试,直接运行程序。

pIYBAGAKMMeAfIWCAACtPf6fvkU612.jpg

20)这个时候观察串口软件,即可以看到输出”Hello World”

o4YBAGAKMMeAMXo8AAAOqdVwwEs992.jpg

21)为了保证系统的可靠调试,最好是右键“Run As -> Run Configuration...”

pIYBAGAKMMeAFOqDAAC1Z13DeGs652.jpg

22)我们可以看一下里面的配置,其中Reset entire system是默认选中的,这是跟以前的SDK软件不同的。如果系统中还有PL设计,还必须选择“Program FPGA”。

o4YBAGAKMMiAWKP-AADhz9j9468436.jpg

23)除了“Run As”,还可以“Debug As”,这样可以设置断点,单步运行

pIYBAGAKMMmAD7eVAACi-qRo4-4416.jpg

24)进入Debug模式

o4YBAGAKMMmARUefAADNWa5knI4744.jpg

25)和其他C语言开发IDE一样,可以逐步运行、设置断点等

pIYBAGAKMMqAflRFAAC3yKJerX0983.jpg

26)右上角可以切换IDE模式

o4YBAGAKMMqAJW41AADlKqdCfyw728.jpg

3. 固化程序

普通的FPGA一般是可以从flash启动,或者被动加载,ZYNQ的启动是由ARM主导的,包括FPGA程序的加载,ZYNQ MPSoC启动一般为三个步骤,在UG1085中也有介绍:

Pre-configuration satge :预加载阶段由PMU控制,执行PMU ROM中的代码设置系统。PMU处理所有的复位和唤醒过程。

Configuration stage : 接下来进入最重要的一步,当BootRom(CSU ROM代码的一部分)搬运FSBL到OCM后,处理器开始执行FSBL代码,FSBL主要有以下几个作用:

  • 初始化PS端配置,MIO,PLL,DDR,QSPI,SD等

  • 如果有PL端程序,加载PL端bitstream

  • 搬运用户程序到DDR,并跳转执行

Post-configuration stage : FSBL开始执行后,CSU ROM代码进入post-configuration阶段,负责起系统干预响应,CSU为验证文件正确性、通过PCAP加载PL、存储管理安全密钥、解密等提供持续的硬件支持。

3.1 生成FSBL

FSBL是一个二级引导程序,完成MIO的分配、时钟、PLL、DDR控制器初始化、SD、QSPI控制器初始化,通过启动模式查找bitstream配置FPGA,然后搜索用户程序加载到DDR,最后交接给应用程序执行。

1) 由于在新建时选择了Generate boot components选项,所以Platform已经导入了fsbl的工程,并生成了相应的elf文件。

pIYBAGAKMMuAQSjiAABB9oRSVwU193.jpg

2) 修改调试宏定义FSBL_DEBUG_INFO_VAL,可以在启动输出FSBL的一些状态信息,有利于调试,但是会导致启动时间变长。保存文件。可以看一下fsbl里包含了很多外设的文件,包括psu_init.c,qspi,sd等,大家可以再仔细读读代码。当然这个fsbl模板也是可以修改的,至于怎么修改根据自己的需求来做。

o4YBAGAKMMuAWwSKAACIREUrsmY323.jpg

3) 重新Build Project

pIYBAGAKMMyAS5_SAABZci2Nx0o641.jpg

4) 接下来我们可以点击APP工程的system,右键选择Build project

o4YBAGAKMM2AeBxnAABjMcUtBtw334.jpg

5) 这个时候就会多出一个Debug文件夹,生成了对应的BOOT.BIN

pIYBAGAKMM2AXFC-AAA-X5hoe6Y174.jpg

6) 还有一种方法就是,点击APP工程的system右键选择Creat Boot Image,弹出的窗口中可以看到生成的BIF文件路径,BIF文件是生成BOOT文件的配置文件,还有生成的BOOT.bin文件路径,BOOT.bin文件是我们需要的启动文件,可以放到SD卡启动,也可以烧写到QSPI Flash。

o4YBAGAKMM6AHNUqAABvt-9iJRg659.jpgo4YBAGAKMM6AcJsYAACaiIyITSw908.jpg

7) 在Boot image partitions列表中有要合成的文件,第一个文件一定是bootloader文件,就是上面生成的fsbl.elf文件,第二个文件是FPGA配置文件bitstream,在本实验中由于没有FPGA的bitstream,不需要添加,第三个是应用程序,在本实验中为hello.elf,由于没有bitstream,在本实验中只添加bootloader和应用程序。点击Create Image生成。

pIYBAGAKMM-AMlZyAACZn8Ch21M883.jpg

8) 在生成的目录下可以找到BOOT.bin文件

o4YBAGAKMNCAFPRdAAArO43zbSA740.jpg

3.2 SD卡启动测试

1) 格式化SD卡,只能格式化为FAT32格式,其他格式无法启动

pIYBAGAKMNCAcDncAABFYi62cmY826.jpg

2) 放入BOOT.bin文件,放在根目录

o4YBAGAKMNCAC1PWAAAvavcxpbs909.jpg

3) SD卡插入开发板的SD卡插槽

4) 启动模式调整为SD卡启动

pIYBAGAKMNGALxHWAADJg42vpis292.jpg

5) 打开串口软件,上电启动,即可看到打印信息,红色框为FSBL启动信息,黄色箭头部分为执行的应用程序helloworld

o4YBAGAKMNKAFxHQAABN6QBItOM203.jpg

3.3 QSPI启动测试

1) 在Vitis菜单Xilinx -> Program Flash

pIYBAGAKMNKANd5WAABbM01BldU547.jpg

2) Hardware Platform选择最新的,Image FIle文件选择要烧写的BOOT.bin,FSBL file选择fsbl.elf。选择Verify after flash,在烧写完成后校验flash。

o4YBAGAKMNKAUxpiAABwAKfAm4I719.jpg

3) 点击Program等待烧写完成

pIYBAGAKMNOAIphBAABCBnwHYRA787.jpg

4) 设置启动模式为QSPI,再次启动,可以在串口软件里看到与SD同样的启动效果。

o4YBAGAKMNOAPjSDAAC4Pe86Sf8561.jpgpIYBAGAKMNSAZim-AABV4p4I_Pw489.jpg

3.4 Vivado下烧写QSPI

1) 在HARDWARE MANGER下选择器件,右键Add Configuration Memory Device

o4YBAGAKMNSATjq7AABg4J_b0B0397.jpg

2) 选择尝试Micron,类型选择qspi,宽度选择x4-single,Density选择256,这时候出现wt25qu256,选择红框型号。

pIYBAGAKMNWARz8FAABnnlelJoY309.jpg

3) 右键选择编程文件

o4YBAGAKMNWAVCS9AABorem8QSo629.jpg

4) 选择要烧写的文件和fsbl文件,就可以烧写了,如果烧写时不是JTAG启动模式,软件会给出一个警告,所以建议烧写QSPI的时候设置到JTAG启动模式

pIYBAGAKMNaASwQ1AABimcsSyXg034.jpg

3.5 使用批处理文件快速烧写QSPI

1) 新建一个program_qspi.txt文本文件,扩展名改为bat,内容填写如下,

E:\XilinxVitis\Vitis\2020.1\bin\program_flash 为我们工具路径,按照安装路径适当修改,-f 为要烧写的文件,-fsbl为要烧写使用的fsbl文件,-verify为校验选项。

callE:\XilinxVitis\Vitis\2020.1\bin\program_flash -f BOOT.bin -offset 0 -flash_type qspi-x4-single -fsbl fsbl.elf -verifypause

2) 把要烧录的BOOT.bin、fsbl、bat文件放在一起

o4YBAGAKMNeAWjD2AAAPHE1SWgc539.jpg

3) 插上JTAG线后上电,双击bat文件即可烧写flash。

pIYBAGAKMNiAcaifAABBaP7zAws869.jpg

4. 常见问题

4.1 仅有PL端逻辑的固化

有很多人会问,如果只有PL端的逻辑,不需要PS端该怎么固化程序呢?不带ARM的FPGA固化是没问题的,但是对于ZYNQ来说,必须要有PS端的配合才能固化程序。那么对于前面的”PL的“Hello World”LED实验”该怎么固化程序呢?

1) 根据本章的PS端添加ZYNQ核并配置,最简单的方法就是在本章工程的基础上添加LED实验的verilog源文件,并进行例化,组成一个系统,并需要生成bitstream。

o4YBAGAKMNiAHjvQAABM4GcHyXI994.jpgpIYBAGAKMNmAZVoiAAAKhgFJOxY116.jpg

2) 生成bitstream之后,导出硬件,选择include bitstream

o4YBAGAKMNmABcCMAAA2Ax8P7Ck811.jpg

3) 在生成BOOT.BIN时,还是需要一个app工程hello,仅仅是为了生成BOOT.BIN,默认情况下在system右键Build Project,即可生成包含bitstream的BOOT.BIN。

pIYBAGAKMNqAZEelAAB8h2EVx3U497.jpg

打开Create Boot Image界面可以看到,Boot Image Partitions的文件顺序是fsbl、bitstream、app,注意顺序不要颠倒,利用这样生成的BOOT.BIN就可以按照前面的启动方式测试启动了

o4YBAGAKMNuAfbGmAACwXel454U839.jpg

在course_s2文件夹,我们提供了一个名为led_qspi_sd的工程,大家可以参考。

5. 使用技巧分享

在频繁的修改源文件,并进行编译的时候,最好选择APP工程进行Build Project,这种情况下只会生成elf文件。

pIYBAGAKMNyAIYLqAABxWtoKRO8893.jpg

如果想生成BOOT.BIN文件,可以选择system进行编译,这种情况既会生成elf也会生成BOOT.BIN,笔者最开始用的时候就吃过亏,每次编译都是选择system,结果每次都要等待生成BOOT.BIN,浪费时间,大家可以注意一下。

o4YBAGAKMNyAOhkpAABqAmvQ98U889.jpg

6. 本章小结

本章从FPGA工程师和软件工程师两者角度出发,介绍了ZYNQ开发的经典流程,FPGA工程师的主要工作是搭建好硬件平台,提供硬件描述文件hdf给软件工程师,软件工程师在此基础上开发应用程序。本章是一个简单的例子介绍了FPGA和软件工程师协同工作,后续还会牵涉到PS与PL之间的联合调试,较为复杂,也是ZYNQ开发的核心部分。

同时也介绍了FSBL,启动文件的制作,SD卡启动方式,QSPI下载及启动方式,Vivado下载BOOT.BIN方式,本章没有FPGA加载文件,后面的应用中会再介绍添加FPGA加载文件制作BOOT.BIN。

后续的工程都会以本章节的配置为准,后面不再介绍ZYNQ的基本配置。

千里之行,始于足下,相信经过本章的学习,大家对ZYNQ开发有了基本概念,高楼稳不稳,要看地基打的牢不牢,虽然本章较为简单,但也有很多知识点待诸位慢慢消化。加油!!!

  • fpga
    +关注

    关注

    1496

    文章

    15782

    浏览量

    586497
  • arm
    arm
    +关注

    关注

    131

    文章

    7349

    浏览量

    357368
  • 工程师
    +关注

    关注

    59

    文章

    1453

    浏览量

    66808
  • Zynq
    +关注

    关注

    9

    文章

    421

    浏览量

    45517
  • MPSoC
    +关注

    关注

    0

    文章

    102

    浏览量

    23655
收藏 人收藏

    评论

    相关推荐

    嵌入式处理器硬件设计

    ) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 21Chapter 2: Using a Zynq UltraScale+ MPSoC Device in an Embedded
    发表于 11-15 10:34

    FPGA是嵌入式系统设计的理想选择

    、性价比方面的改进,同时也减小的PCB尺寸;功耗:Xilinx Zynq UltraScale+ MPSoC系列在之前纯FPGA器件的基础上的确进行了非常大的改进,它支持多种电源模式
    发表于 07-30 18:38

    为什么说在嵌入式系统设计采用FPGA是理想的选择?

    减小的PCB尺寸;功耗:Xilinx Zynq UltraScale+ MPSoC系列在之前纯FPGA器件的基础上的确进行了非常大的改进,它支持多种电源模式:Full-Power模式;Low-Power
    发表于 07-31 09:59

    基于FPGA的Spartan-7和Zynq-7000可扩展集成电源设计

    Artix-7 FPGA,最高可支持配备双核Arm Cortex-A9 处理器。由于其设计可扩展且与 Xilinx 系列设备非常相似,所以该参考设计基于 Xilinx Zynq UltraScale+
    发表于 01-03 13:47

    Zynq UltraScale + MPSoC USB 3.0 CDC器件类设计

    设备模式使用Zynq®UltraScale+MPSoC USB 3.0控制器,并使用批量传输类型使用USB 3.0进行串行通信设备抽象。USB组件中的CDC(ACM)类用于数据通信。您通常可以在串行
    发表于 01-03 09:59

    我的hello world(基于米尔MPSOC开发板)

    ``XILINX 新一代 SOC,Zynq UltraScale+ MPSOC 系列性能强悍无比,相比ZYNQ 7000系列每瓦性能提升5倍,作为一名电子发烧友,都想体验一把这高性能的MPSOC
    发表于 08-07 15:05

    如何利用ZYNQ MPSoC玩DOOM?

    赛灵思和 DornerWorks 的系统软件团队在赛灵思的 Zynq® Ultrascale+MPSoC 上启动 Xen Project 管理程序时,我们发现可通过运行当年叱诧一时的流行电子游戏
    发表于 10-09 06:21

    请问Zynq Ultrascale + MPSOC本身是否存在问题?

    你好我们正在考虑在我们的新设计中使用Zynq Ultrascale + MPSOC。我们想在我们的电路板设计中加入HDMI接口。 Zynq Ultrascale + MPSOC在PS中有一个
    发表于 10-14 09:17

    将seL4移植到Xilinx Zynq UltraScale + MPSoC,以实现极高的硬件安全性

    系统所需的工具,来缓解这种情况。我们建立生态系统的一种方法是将seL4移植到更多可以真正利用其优势的平台上。Zynq UltraScale + MPSoCZynq®UltraScale +™MPSoC
    发表于 08-20 19:23

    赛灵思推出全球最大容量的FPGA – Virtex UltraScale+ VU19P

    自适应和智能计算的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布推出全球最大容量的 FPGA – Virtex UltraScale+ VU19P,从而进一步
    发表于 11-02 08:34

    如何调试Zynq UltraScale+ MPSoC VCU DDR控制器

      如何调试Zynq UltraScale+ MPSoC VCU DDR控制器  Zynq UltraScale+ MPSoC VCU DDR 控制器是一款专用 DDR 控制器,只支持在 Zynq
    发表于 01-07 16:02

    ZYNQ Ultrascale+ MPSOC FPGA教程

    ZYNQ Ultrascale+ MPSOC FPGA教程
    发表于 02-02 07:53

    如何利用AN3485模块实现RS422接口数据传输

    ZYNQ Ultrascale+ MPSOC FPGA教程
    发表于 02-03 06:07

    ZYNQ简介和Hello World介绍

    ZYNQ学习笔记_ZYNQ简介和Hello WorldZYNQ介绍PS和PL的连接ZYNQ开发工具链在PS端编写Hello World程序ZYNQ介绍ZYNQ-7000系列是基于Xilinx开发环境
    发表于 02-17 07:37

    低功耗与高灵活特性的Zynq UltraScale+ MPSoC

    。 专用标准产品 (ASSP) 只能为设计人员提供无法扩展的固定解决方案。这 样,为了让设计更灵活就必须添加相应器件,因而不可避免地会拉高材料 清单 (BOM) 成本和功耗成本。 Zynq UltraScale+ MPSoC 可通过下列方式将 嵌入式 SoC 性能推至一个全 新的高度
    发表于 09-12 19:41 19次下载

    zynq UltraScale MPSoC的产品选择指南资料免费下载

    本文档的主要内容详细介绍的是zynq UltraScale MPSoC的产品选择指南资料免费下载
    发表于 02-15 11:51 14次下载
    <b>zynq</b> <b>UltraScale</b> <b>MPSoC</b>的产品选择指南资料免费下载

    如何使用Zynq UltraScaleMPSOC管理电源和性能资料说明

    为了满足关键的系统级需求,设计者必须将功率/热量与整体性能抵消。Zynq UltraScale+MPSOC有助于实现这种平衡。
    发表于 02-19 11:53 17次下载
    如何使用<b>Zynq</b> <b>UltraScale</b>和<b>MPSOC</b>管理电源和性能资料说明

    Xilinx的Xa Zynq UltraScale MPSOC数据手册免费下载

    Xa Zynq UltraScale+MPSOC系列基于Xilinx UltraScaleMPSOC体系结构。该系列产品在单个设备中集成了功能丰富的64位四核ARM®Cortex™-A53和
    发表于 02-20 15:57 10次下载
    Xilinx的Xa <b>Zynq</b> <b>UltraScale</b> <b>MPSOC</b>数据手册免费下载

    Zynq UltraScale MPSOC数据手册免费下载

    Zynq UltraScale+MPSOC系列基于Xilinx UltraScaleMPSOC体系结构。该系列产品在单个设备中集成了功能丰富的64位四核或双核ARM®Cortex™-A53和
    发表于 02-21 16:48 18次下载
    <b>Zynq</b> <b>UltraScale</b> <b>MPSOC</b>数据手册免费下载

    ZYNQ Ultrascale+ MPSOC FPGA教程】第十八章Hello World(上)

    前面的实验都是在PL端进行的,可以看到和普通FPGA开发流程没有任何区别,ZYNQ的主要优势就是FPGA和ARM的合理结合,这对开发人员提出了更高的要求。从本章开始,我们开始使用ARM,也就是我们说的PS,本章我们使用一个简单的串口打印来体验一Vivado Vitis和PS端的特性。
    发表于 01-22 10:30 7次下载
    【<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>教程】<b>第十</b>八章<b>Hello</b> <b>World</b>(上)

    ZYNQ Ultrascale+ MPSOC FPGA教程】第十九章Hello World()

    此文基于第十八章内容进行软件开发
    发表于 01-26 09:44 13次下载
    【<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>教程】<b>第十九章</b><b>Hello</b> <b>World</b>(<b>下</b>)

    ZYNQ Ultrascale+ MPSOC FPGA教程】第一章 MPSoC芯片介绍

    Zynq UltraScale+ MPSoC系列是Xilinx第二代Zynq平台。其亮点在于FPGA里包含了完整的ARM处理子系统(PS),包含了四核Cortex-A53处理器或双核
    发表于 01-31 07:43 15次下载
    【<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>教程】第一章 <b>MPSoC</b>芯片介绍

    ZYNQ Ultrascale+ MPSOC FPGA教程】第二章 硬件原理图介绍

    AXU2CGA/B的特点是体积小并扩展了丰富的外设。主芯片采用Xilinx公司的Zynq UltraScale+ MPSoCs CG系列的芯片,型号为XCZU2CG-1SFVC784I。AXU2CGA的PS端挂载了2片DDR4(2GB,32bit)和1片256Mb的QSPI FLASH。
    发表于 02-21 06:29 15次下载
    【<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>教程】第二章 硬件原理图介绍

    如何调试 Zynq UltraScale+ MPSoC VCU DDR 控制器?

    Zynq UltraScale+ MPSoC VCU DDR 控制器是一款专用 DDR 控制器,只支持在 Zynq UltraScale+ MPSoC EV 部件上与 Zynq
    发表于 02-23 06:00 15次下载
    如何调试 <b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b> VCU DDR 控制器?

    ZYNQ嵌入式系统-Hello World 实验

    Hello World!”是各种编程语言中最简单,同时也是最经典的入门实验。因此,我们将串口打印“Hello World”作为 ZYNQ 嵌入式系统的开篇实验,这也是我们步入 ZYNQ 的 PS
    发表于 10-20 17:35 12次下载
    <b>ZYNQ</b>嵌入式系统-<b>Hello</b> <b>World</b> 实验

    Zynq UltraScale+ MPSoC解密学习2】Zynq UltraScale+的电源系统

    功耗域2.2 低功耗域2.3 全功耗域2.4 PL功耗域2.5 PMU一、电源优化方法相对于上一代Zynq器件,Zynq UltraScale+更加...
    发表于 11-06 21:06 6次下载
    【<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>解密学习2】<b>Zynq</b> <b>UltraScale+</b>的电源系统

    ZYNQ学习笔记_ZYNQ简介和Hello World

    ZYNQ学习笔记_ZYNQ简介和Hello WorldZYNQ介绍PS和PL的连接ZYNQ开发工具链在PS端编写Hello World程序ZYNQ介绍ZYNQ-7000系列是基于Xilinx开发环境
    发表于 12-22 19:11 7次下载
    <b>ZYNQ</b>学习笔记_<b>ZYNQ</b>简介和<b>Hello</b> <b>World</b>

    米尔电子zynq ultrascale+ mpsoc底板外设资源清单分享

    米尔电子推出的国内首款zynq ultrascale+ mpsoc平台核心板(及开发板):MYC-CZU3EG吸引了人工智能、工业控制、嵌入式视觉、ADAS、算法加速、云计算、有线/无线通信等
    发表于 01-07 15:20 3次下载
    米尔电子<b>zynq</b> <b>ultrascale+</b> <b>mpsoc</b>底板外设资源清单分享

    Zynq UltraScale ZU19EG MPSOC评估板

    ZU19EG 是一款紧凑型 SoC 原型开发板,采用 Zynq® UltraScale+MPSoC 器件,可提供 64 位处理器可扩展性,同时将实时控制与软和硬引擎相结合,用于 SoC 原型
    发表于 09-26 11:28 3次下载

    Zynq上使用Vitis的双ARM Hello World

    电子发烧友网站提供《Zynq上使用Vitis的双ARM Hello World.zip》资料免费下载
    发表于 12-14 10:15 0次下载
    <b>Zynq</b>上使用Vitis的双ARM <b>Hello</b> <b>World</b>

    Zynq UltraScale+ Use Case 4.4 原理图s

    Zynq UltraScale+ Use Case 4.4 原理图s
    发表于 02-03 18:47 1次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 4.4 原理图s

    Zynq UltraScale+ Use Case 4.1 原理图s

    Zynq UltraScale+ Use Case 4.1 原理图s
    发表于 03-22 19:15 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 4.1 原理图s

    Zynq UltraScale+ Use Case 4.2原理图s

    Zynq UltraScale+ Use Case 4.2 原理图s
    发表于 03-22 19:16 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 4.2原理图s

    Zynq UltraScale+ Use Case 4.3 原理图s

    Zynq UltraScale+ Use Case 4.3 原理图s
    发表于 03-22 19:16 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 4.3 原理图s

    Zynq UltraScale+ Use Case 1.1 原理图s

    Zynq UltraScale+ Use Case 1.1 原理图s
    发表于 03-22 19:16 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 1.1 原理图s

    Zynq UltraScale+ Use Case 1.2原理图s

    Zynq UltraScale+ Use Case 1.2 原理图s
    发表于 03-22 19:16 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 1.2原理图s

    Zynq UltraScale+ Use Case 1.3 原理图s

    Zynq UltraScale+ Use Case 1.3 原理图s
    发表于 03-22 19:17 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 1.3 原理图s

    Zynq UltraScale+ Use Case 1.4 原理图s

    Zynq UltraScale+ Use Case 1.4 原理图s
    发表于 03-22 19:17 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 1.4 原理图s

    Zynq UltraScale+ Use Case 2.1 原理图s

    Zynq UltraScale+ Use Case 2.1 原理图s
    发表于 03-22 19:17 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 2.1 原理图s

    Zynq UltraScale+ Use Case 2.2原理图s

    Zynq UltraScale+ Use Case 2.2 原理图s
    发表于 03-22 19:17 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 2.2原理图s

    Zynq UltraScale+ Use Case 2.3 原理图s

    Zynq UltraScale+ Use Case 2.3 原理图s
    发表于 03-22 19:18 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 2.3 原理图s

    Zynq UltraScale+ Use Case 2.4 原理图s

    Zynq UltraScale+ Use Case 2.4 原理图s
    发表于 03-22 19:18 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 2.4 原理图s

    Zynq UltraScale+ Use Case 3.1 原理图s

    Zynq UltraScale+ Use Case 3.1 原理图s
    发表于 03-22 19:18 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 3.1 原理图s

    Zynq UltraScale+ Use Case 3.2原理图s

    Zynq UltraScale+ Use Case 3.2 原理图s
    发表于 03-22 19:18 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 3.2原理图s

    Zynq UltraScale+ Use Case 3.3 原理图s

    Zynq UltraScale+ Use Case 3.3 原理图s
    发表于 03-22 19:19 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 3.3 原理图s

    Zynq UltraScale+ Use Case 3.4 原理图s

    Zynq UltraScale+ Use Case 3.4 原理图s
    发表于 03-22 19:19 0次下载
    <b>Zynq</b> <b>UltraScale+</b> Use Case 3.4 原理图s

    Zynq UltraScale+ MPSoC系列有多少SerDes接口?

    作者:Steve Leibson, 赛灵思战略营销与业务规划总监 在高性能系统中越来越多地使用高速串行互联意味着你会在Zynq UltraScale+ MPSoC系列中的11款器件中发现很多Gbps
    发表于 02-08 05:50 361次阅读

    闲话Zynq UltraScale+ MPSoC(连载1)

    闲话Zynq UltraScale+ MPSoC 作者: Hello,Panda 时隔三年,Xilinx推出了其全新的异构SoC,大名叫Zynq UltraScale+。相比它的前辈
    发表于 02-08 08:24 342次阅读
    闲话<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>(连载1)

    闲话Zynq UltraScale+ MPSoC(连载2)

    作者:Hello,Panda Zynq UltraScale+ MPSoC架构 Xilinx新一代Zynq针对控制、图像和网络应用推出了差异化的产品系,这在Xilinx早期的宣传和现在已经发布的文档
    发表于 02-08 08:25 241次阅读
    闲话<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>(连载2)

    闲话Zynq UltraScale+ MPSoC(连载5)

    作者:Hello,Panda Part3 I/O资源 和Zynq-7000相比较,Zynq UltraScale+ 增强了PS端的IO性能;PL端每个产品系都有HR和HP两种类型的IO。 1.PS
    发表于 02-08 08:29 295次阅读
    闲话<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>(连载5)

    闲话Zynq UltraScale+ MPSoC(连载4)

    作者:Hello,Panda Part 2 : Zynq UltraScale+ MPSoC启动 熊猫君在这里讨论启动(Boot),主要是想聊它的启动设备和启动方式。看看启动设备是否广泛支持,启动
    发表于 02-08 08:31 184次阅读
    闲话<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>(连载4)

    闲话Zynq UltraScale+ MPSoC(连载3)

    的GTR也是单独供电的,还有还有,这个GTR的电压竟然和PL端的GTH完全不同。图4是Zynq-7000和Zynq UltraScale MPSoC电源系统的比较。 典型的是,内核电压由1.0V降至
    发表于 02-08 08:33 265次阅读
    闲话<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>(连载3)

    Xilinx Zynq UltraScale+ MPSoC系列:逆天性能亮瞎你的双眼

    MPSoC器件族中的11个功能单元以“为任务量身打造模块”的概念引入所需的处理能力。以下块状图展示了 Xilinx Zynq UltraScale+ MPSoC系列中所有可用的元件。 这里可清楚看到
    发表于 02-09 08:01 1642次阅读
    Xilinx <b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>系列:逆天性能亮瞎你的双眼

    Ti推出面向Zynq UltraScale+ MPSoC的电源参考设计

    本篇文章将与大家讨论的是Xilinx Zynq UltraScale+ MPSoC的电源解决方案参考设计。
    发表于 03-14 02:24 3127次阅读
    Ti推出面向<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>的电源参考设计

    Enea OSE可实现对Xilinx UltraScale+ MPSoC的支持

    将计算能力、可靠性和可扩展性带入极度苛刻的应用 Enea近日宣布OSE5 MCE多核操作系统支持Xilinx® Zynq® UltraScale+™多处理器片上系统(MPSoC)芯片。OSE5新内核支持最新的A53处理器,并支持UltraScale+ ZCU102板卡,提供流畅的软件应用开发。
    的头像 发表于 06-30 01:04 2205次阅读
    Enea OSE可实现对Xilinx <b>UltraScale+</b> <b>MPSoC</b>的支持

    Xilinx 16nm Zynq UltraScale+ MPSoC相关技术信息以及其特点

    Xilinx的六位专家在IEEE Micro杂志3/4月刊上联名发表了一篇15页的长文深度描述了Xilinx 16nm Zynq UltraScale+ MPSoC相关技术信息。您可以通过在线浏览
    发表于 11-16 20:01 2067次阅读
    Xilinx 16nm <b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>相关技术信息以及其特点

    基于Zynq UltraScale+ MPSoC上运行 Xen 管理程序

    熟悉运行在赛灵思 Zynq UltraScale+ MPSoC 上的 Xen 管理程序。 赛灵思和 DornerWorks 的系统软件团队在赛灵思的 Zynq® Ultrascale+MPSoC
    发表于 11-16 20:17 2522次阅读
    基于<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>上运行 Xen 管理程序

    ZYNQ MPSoC玩DOOM!

    通过这篇有趣的教程,熟悉运行在赛灵思 Zynq UltraScale+ MPSoC 上的 Xen 管理程序。 赛灵思和 DornerWorks 的系统软件团队在赛灵思的 Zynq
    发表于 11-18 18:39 1869次阅读
    用<b>ZYNQ</b> <b>MPSoC</b>玩DOOM!

    Xilinx宣布推出汽车级Zynq UltraScale+ MPSoC系列

    All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc.,(NASDAQ:XLNX))昨日宣布推出符合汽车级要求的Zynq® UltraScale+MPSoC系列器件,其可支持安全攸关的ADAS和自动驾驶系统的开发。
    的头像 发表于 01-17 09:15 8638次阅读

    赛灵思 Zynq UltraScale+ MPSoC 上的 Xen 管理程序教程

    通过这篇有趣的教程,熟悉运行在赛灵思 Zynq UltraScale+ MPSoC 上的 Xen 管理程序。 赛灵思和 DornerWorks 的系统软件团队在赛灵思的 Zynq
    发表于 02-01 01:38 946次阅读

    Xilinx基于ARM的Zynq-7000和Zynq UltraScale+ MPSoC及RFSoC器件是否存在安全漏洞

    本文试图搞清楚在 Xilinx 基于 ARM 的 Zynq-7000、Zynq UltraScale+ MPSoCZynq UltraScale+ RFSoC 器件中是否存在任何漏洞。
    发表于 06-28 15:53 2216次阅读

    Xilinx Zynq UltraScale MPSoC可扩展电源设计

    TIDA-01480 参考设计是一种可扩展的电源设计,旨在为 Xilinx Zynq UltraScale+ (ZU+) 系列 MPSoC 器件供电。此设计接收来自标准直流电源的电力,并通过明确的 Samtec 插座端子板连接方式为 Xilinx 芯片组和 DDR 存储器的所有电源轨供电。
    发表于 10-14 08:52 1506次阅读

    Zynq UltraScale+ RFSoC的功能特点与应用

    在本演示视频中,Xilinx讨论了其Zynq®UltraScale+™RFSoC系列的产品详细信息。
    的头像 发表于 11-21 06:07 5006次阅读

    Zynq UltraScale+ MPSoC存储器接口系统的介绍

    该视频重点介绍了UltraScale +产品系列的第一个成员Zynq®UltraScale+MPSoC,并展示了使用可编程逻辑中的DDR4 SDRAM IP的存储器接口系统的稳健性。
    的头像 发表于 11-29 06:36 2585次阅读

    Zynq UltraScale+ MPSoC的视频处理功能演示

    该演示展示了Zynq UltraScale + MPSoC的视频处理功能。 使用ZCU102开发套件,Zynq UltraScale + MPSoC将全高清1080p视频输入转换为UltraHD 4K视频输出
    的头像 发表于 11-29 06:28 2545次阅读

    Xilinx Zynq UltraScale+ MPSoC的同步调试和跟踪演示

    Lauterbach演示了Zynq UltraScale + MPSoC上的ARM Cortex-A53和Cortex-R5内核在2015年嵌入式世界中首次使用其TRACE32产品进行同步调试和跟踪。
    的头像 发表于 11-27 06:48 3047次阅读

    Zynq UltraScale+ MPSoC的发售消息

    Zynq®UltraScale+MPSoC,现已开始发售。视频向您重点介绍了Xilinx UltraScale +产品组合的第一位成员
    的头像 发表于 11-27 06:47 2789次阅读

    Zynq UltraScale+ MPSoC器件的收发器技术演示

    该视频重点介绍了UltraScale +产品组合的第一个成员,Zynq®UltraScale+MPSoC,以及其多样化收发器技术的稳健性。
    的头像 发表于 11-27 06:33 2157次阅读

    Zynq UltraScale+ MPSoC的ZCU102开发套件的开发流程

    使用Zynq UltraScale + MPSoC的ZCU102开发套件,该视频展示了使用SDSoC开发环境的开发流程。
    的头像 发表于 11-27 06:29 3874次阅读

    Zynq UltraScale+ MPSoC在仿真板上的运行展示

    Xilinx展示Zynq UltraScale + MPSoC在由6个FPGA组成的硬件仿真板上运行,以实现四核ARM Cortex-A53,双核ARM Cortex-R5,核心交换机互连,图形控制器,内存控制器......
    的头像 发表于 11-26 06:44 2792次阅读

    在Xilinx Zynq UltraScale+ MPSoC中实现的NVMe主机加速器

    在本演示中,Intelliprop演示了在Xilinx Zynq UltraScale + MPSoC中实现的NVMe主机加速器。
    的头像 发表于 11-26 06:18 4863次阅读

    装有专用处理引擎的Zynq UltraScale+ MPSoC介绍

    行业抓取式演示视频重点介绍了Zynq UltraScale + MPSoC装有专用处理引擎,面向图像处理,实时处理和功能安全性。
    的头像 发表于 11-23 06:59 2389次阅读

    Zynq UltraScale+ MPSoC LPDDR器件中硬化控制器的性能介绍

    该视频显示了Zynq®UltraScale+MPSoC处理系统中硬化控制器的性能如何,LPDDR4以2.4Gbps运行48小时以上,在压力,具有低抖动和大量余量。
    的头像 发表于 11-22 06:14 3304次阅读

    详解Xilinx公司Zynq® UltraScale+MPSoC产品

    (PS)和可编逻辑(PL)架构,主要用在航空航天与国防,汽车电子,数据中心,无线通信基础设备和无线基础设施.本文介绍了Xilinx公司的Zynq® UltraScale+MPSoC系列主要特性,应用方案以及AvnetUltra96开发板主要特性,框图,电路图,材料清单和PCB设计图.
    发表于 03-05 15:18 2307次阅读
    详解Xilinx公司<b>Zynq</b>® <b>UltraScale+</b>™<b>MPSoC</b>产品

    上新:Zynq UltraScale+ RFSoC ZCU111 评估套件

    上新:Zynq UltraScale+ RFSoC ZCU111 评估套件
    的头像 发表于 07-02 12:04 3101次阅读

    赛灵思公司宣布推出Zynq UltraScale+ MPSoC系列器件

    XA Zynq UltraScale+ MPSoC 系列已通过 Exida 认证,符合 ISO 26262 ASIL-C 级的安全规范。Exida 是全球领先的自动化和汽车系统安全性和保密性专业认证公司之一。
    的头像 发表于 07-29 11:11 2018次阅读

    Zynq UltraScale+ MPSoC为软件移植提供稳健可靠的平台

    在美国计算机学会杂志《美国计算机协会通讯全集》的一篇专栏中,Steve Furber 指出,32 位 ARMv7 SoC(例如 Zynq UltraScale+ MPSoC)是最丰富和最受欢迎的 SoC 产品。
    的头像 发表于 07-30 16:21 2279次阅读

    赛灵思推出的业界异构多核soc--Zynq UltraScale+ MPSoC

    Zynq UltraScale+ MPSoC 面向广泛的应用领域而打造 , 非常适用于 5G 无线基础设施、面向数据中心和有线通信的软件定义网络、新一代汽车驾驶员辅助系统和无人驾驶系统 (ADAS)、工业物联网系统 (IIoT)、超高清和超高画质摄像机、航空电子以及便携式软件定义无线电等各种应用。
    的头像 发表于 07-30 15:30 2148次阅读
    赛灵思推出的业界异构多核soc--<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>

    赛灵思公司宣布其Virtex UltraScale+ FPGA面向首批客户开始发货

    Virtex UltraScale+ 器件加上 Zynq UltraScale+ MPSoC 和 Kintex UltraScale+ FPGA展示了赛灵思16nm产品组合三大系列已经悉数登场。
    的头像 发表于 07-30 17:14 1905次阅读

    MPSOC开发板教程之HELLO WORLD

    。现在用米尔MPSOC开发板来一个hello worldMPSOC学习之HELLO WORLD,分享给大家。 米尔MPSOC开发板采用Zynq UltraScale+ MPSOC系列处理器
    发表于 08-02 11:43 158次阅读
    <b>MPSOC</b>开发板教程之<b>HELLO</b> <b>WORLD</b>

    米尔科技Zynq UltraScale+ MPSoC技术参考手册介绍

    Zynq UltraScale+ MPSoC是Xilinx推出的第二代多处理SoC系统,在第一代Zynq-7000的基础上做了全面升级,在单芯片上融合了功能强大的处理器系统(PS)和用户可编程逻辑(PL)。Zynq UltraScale+ MPSoC系统框图
    的头像 发表于 11-18 11:03 1920次阅读
    米尔科技<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>技术参考手册介绍

    米尔科技HELLO WORLD主板介绍

    XILINX 新一代 SOC,Zynq UltraScale+ MPSOC系列性能强悍无比,相比ZYNQ 7000系列每瓦性能提升5倍,作为一 名电子发烧友,都想体验一把这高性能的MPSOC开发板。现在用米尔MPSOC开发板来一个hello world
    的头像 发表于 11-26 15:38 1545次阅读
    米尔科技<b>HELLO</b> <b>WORLD</b>主板介绍

    基于米尔MPSOC开发板的hello world设计

    Xilinx新一代 SOC,Zynq UltraScale+ MPSOC系列性能强悍无比,相比ZYNQ 7000系列每瓦性能提升5倍,作为一 名电子发烧友,都想体验一把这高性能的MPSOC开发板
    的头像 发表于 11-30 12:01 949次阅读

    ZYNQ Ultrascale+ MPSOC FPGA Hello World教程

    此文基于第十八章内容进行软件开发
    的头像 发表于 02-09 11:17 1708次阅读
    <b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b> <b>Hello</b> <b>World</b>教程

    ZYNQ Ultrascale+ MPSOC FPGA开发系统的结构示意图

    AXU2CGA/B的特点是体积小并扩展了丰富的外设。主芯片采用Xilinx公司的Zynq UltraScale+ MPSoCs CG系列的芯片,型号为XCZU2CG-1SFVC784I。AXU2CGA的PS端挂载了2片DDR4(2GB,32bit)和1片256Mb的QSPI FLASH。
    的头像 发表于 02-08 14:47 1987次阅读
    <b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>开发系统的结构示意图

    ZYNQ Ultrascale+ MPSOC FPGA教程】第十八章 Hello World(上)

    我们从原理图中可以看到ZYNQ芯片分为PL和PS,PS端的IO分配相对是固定的,不能任意分配,而且不需要在Vivado软件里分配管脚,虽然本实验仅仅使用了PS,但是还要建立一个Vivado工程,用来
    的头像 发表于 01-26 09:47 3587次阅读
    【<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>教程】<b>第十</b>八章 <b>Hello</b> <b>World</b>(上)

    ZYNQ Ultrascale+ MPSOC FPGA教程】第二十九章PL端AXI GPIO的使用

    使用zynq最大的疑问就是如何把PS和PL结合起来使用,在其他的SOC芯片中一般都会有GPIO,本实验使用一个AXI GPIO的IP核,让PS端通过AXI总线控制PL端的LED灯,实验虽然简单,不过可以让我们了解PL和PS是如何结合的。
    的头像 发表于 02-01 10:06 5610次阅读
    【<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSOC</b> <b>FPGA</b>教程】第二<b>十九章</b>PL端AXI GPIO的使用

    基于Xilinx Zynq ultraScale+ 系列FPGA的AXU2CGB 开发板评测

    Jaya 本期带来的开发板是ALINX 基于Xilinx Zynq ultraScale+ MPSoC的异构FPGA开发板ALINX AXU2CGA/AXU2CGB。这两块开发板的区别
    的头像 发表于 04-28 15:56 5553次阅读
    基于Xilinx <b>Zynq</b> <b>ultraScale+</b> 系列<b>FPGA</b>的AXU2CGB 开发板评测

    瑞苏盈科Xilinx Zynq UltraScale+ MPSoC无人机控制器

    它通过两个相互监督的并行飞行控制器单元来支持冗余,如果当前活跃的飞行控制器故障,后备单元将自动接管所有任务。除了Zynq UltraScale+,它还配备了耐辐射的Polarfire FPGA和经过安全认证的MCU(与Zynq同步),可以在Zynq故障时接管控制。
    的头像 发表于 12-12 23:16 15次阅读
    瑞苏盈科Xilinx <b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>无人机控制器

    Xilinx推出低功耗-小容量-小封装ZYNQ Ultrascale+ MPSoC

    前段时间看到Xilinx发布了新的差异化ZYNQ Ultrascale+ MPSoC ZU1和Artix Ultrascale+FPGA,熊猫君趁着国家假日有点时间,随便瞎聊一。本次发布的新产品均
    发表于 08-02 16:12 1581次阅读
    Xilinx推出低功耗-小容量-小封装<b>ZYNQ</b> <b>Ultrascale+</b> <b>MPSoC</b>

    ZYNQ Ultrascale+ MPSoC系列FPGA芯片设计

    基于 Xilinx 公司ZYNQ Ultrascale+ MPSoC系列 FPGA 芯片设计,应用于工厂自动化、机器视觉、工业质检等工业领域
    发表于 11-02 14:35 593次阅读

    用于LiDAR的Zynq UltraScale+ MPSoC系统级模块

    LiDAR 技术的 Zynq UltraScale+ MPSoC 适应性 Zynq UltraScale+ MPSoC 器件实现了基于 SoC 的自适应产品设计,这给 LiDAR 应用实现带来了非常大的前景。将处理器和 FPGA 架构同时整合到一个设备中,可以
    的头像 发表于 11-05 16:52 2848次阅读
    用于LiDAR的<b>Zynq</b> <b>UltraScale+</b> <b>MPSoC</b>系统级模块

    Zynq UltraScale+ 率先通过汽车功能安全全面认证

    我们很高兴宣布,我们已经完成了 Zynq UltraScale+ 全功耗域( FPD )和可编程逻辑( PL )功耗域的功能安全认证。由此,我们的 Zynq UltraScale+ 器件率先成为全面
    的头像 发表于 11-17 09:54 261次阅读

    下载硬声App