0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

imec发布了超过1nm的逻辑器件路线图

h1654155282.3538 来源:EETOP 作者:EETOP 2020-11-29 09:46 次阅读

比利时的独立半导体高科技研究机构imec每年都会在东京举办该公司的年度研究介绍活动“ imec技术论坛(日本)”,由于疫情原因,今年以在线形式于举行。

imec首席执行官兼总裁Luc Van den hove做了主题演讲,概述了该公司的研究,该公司和ASML密切合作,共同开发了下一代高分辨率EUV光刻技术,即High NA EUV。他强调说,通过将光刻技术投入实际使用,摩尔定律将不会终止,并且该工艺将继续改进到1 nm或更小。

包括日本半导体公司在内的许多半导体公司纷纷退出了工艺微型化,称“摩尔定律已结束”或“高成本且无用”,但imec始终不抛弃不放弃!为延长摩尔定律的寿命始终如一研发到底,现已成为世界上最先进的微型化研究机构。

对于超小型化必不可少的EUV光刻技术,尽管日本光刻设备制造商已在开发阶段退出,但为了我们公司的运气,我们一直在与ASML合作开发该技术。

至于超大规模不可缺少的EUV光刻技术,在日本光刻设备厂商纷纷退出研发的同时,imec与ASML合作研发至今,赌上了自己公司的命运,不断推进。现在用于1nm的光刻设备终于要开花结果了!

imec发布了超过1nm的逻辑器件路线图

imec在ITF Japan 2020上提出了缩小3nm,2nm,1.5nm和1nm以上逻辑器件小型化的路线图。

imec逻辑设备小型化的路线图

图中以技术节点名称命名的PP是多晶硅布线间距(nm),MP是精细金属布线间距(nm)。需要注意的是,过去的技术节点指的是最小加工尺寸或栅极长度,现在只是 “标签”,并不指某一位置的物理长度。

此处显示的结构和材料(如BPR,CFET和使用2D材料的通道)已单独发布。

EUV的高NA对进一步微型化至关重要

据台积电和三星电子介绍,从7nm工艺开始,部分工艺已经推出了NA(Numerical Aperture)=0.33的EUV光刻设备,并通过降低波长来实现5nm工艺,但对于2nm以后的超精细工艺,需要实现更高的分辨率和更高的光刻设备。

ASML已经完成了HIGH NA EUV光刻设备NXE:5000系列的基本设计,但计划于2022年左右商业化。由于所使用的光学系统非常庞大,使得这台下一代机器很高大,基本上顶到了常规洁净室的天花板。

ASML一直与imec密切合作开发光刻技术,但是关于使用HighNA EUV光刻设备进行光刻工艺的开发,“ imec-asml high na EUV LAB”则位于imec园区。将在那里进行联合开发,还将与材料供应商一起开发掩模和抗蚀剂。

最后,Luc Van den hove表示:“使逻辑器件的过程小型化的目的是减少功耗,提高性能(电气性能),减小芯片面积,通常称为PPAC。降低成本:当将微型化推进到低于3 nm、2 nm、1.5 nm甚至1 nm时,除了这四个因素外,还应充分考虑环境因素。”他表示,表明他愿意继续改进这些程序。

“逻辑器件工艺小型化的目的是降低功耗、提高性能、减少面积、降低成本,也就是通常所说的PPAC。除了这四个目标外,随着小型化向3纳米、2纳米、1.5纳米,甚至超越1纳米到亚1纳米的发展,我们将努力实现环境友好、适合可持续发展”。
责任编辑人:CC

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 逻辑器件
    +关注

    关注

    0

    文章

    68

    浏览量

    19729
  • IMEC
    +关注

    关注

    0

    文章

    46

    浏览量

    22035
  • 1nm
    1nm
    +关注

    关注

    0

    文章

    13

    浏览量

    3731
收藏 人收藏

    评论

    相关推荐

    嵌入式Linux_Android的学习路线图

    发表于 09-27 06:09

    嵌入式学习路线图

    1-5 09:48 编辑 嵌入式学习
    发表于 08-16 19:53

    靠谱不?分析师自制苹果2013年产品路线图

    一个苹果2013年产品路线图,在图中详细阐述他对苹果2013年将发布哪些产品、发布时间详细推测。下面我们就来看看他的产品
    发表于 01-19 15:55

    嵌入式学习指导路线图

    发表于 08-15 09:20

    求STM32的成长路线图

    路线图~先行道谢~
    发表于 05-12 19:31

    嵌入式学习路线图分享

    路线图.rar
    发表于 07-13 00:22

    物联网学习路线图

    路线图,基于此今天为大家分享一份物联网学习路线图,以供大家学习。阶段一:嵌入式基础课程1. Linux C语言的学习2. Linux C语言高级的学习3. 数据结构全攻略阶段二:嵌入式
    发表于 04-20 16:24

    Intel公布2021年CPU架构路线图及封装技术

    路线图进行编程的通用软件。英特尔表示,对这些领域的重大投资和技术创新,将为更多元化的计算时代奠定基石,预计到2022年,潜在市场规模将超过3,000亿美元。
    发表于 11-02 07:47

    IMEC发布低至1nm及以上的逻辑器件路线图

    IMEC公司首席执行官兼总裁Luc Van den hove首先发表主题演讲,介绍公司研究概况,他强调通过与ASML公司紧密合作,将下一代高分辨率EUV光刻技术——高NA EUV光刻技术商业化。IMEC公司强调,将继续把工艺规模缩小到1nm及以下。
    发表于 12-01 09:28 1057次阅读

    据说1nm光刻机已经被设计出来了,预计2022年即可商用

    逻辑器件小型化路线图。 根据IMEC首席执行官兼总裁Luc Van den hove透露,IMEC公司与ASML紧密合作,将推进下一代高分辨率EUV光刻技术商用。目前,ASML已完成作为NXE
    的头像 发表于 12-07 17:07 8623次阅读

    1nm芯片是什么意思

    1nm芯片是什么意思?目前芯片的代工工艺制程工艺已经进入3nm节点,在1nm芯片制造技术节点迎来技术突破。芯片的发展一直都很快,有消息称IBM与三星联手将实现1nm及以下芯片制程工艺。
    的头像 发表于 12-17 14:34 2.8w次阅读

    台积电1nm,如何实现?

    imec 推出了 forksheet 器件架构,以将纳米片晶体管系列的可扩展性扩展到 1nm 甚至更领先的逻辑节点。
    发表于 11-01 10:50 2632次阅读
    台积电<b>1nm</b>,如何实现?

    IMEC发布芯片微缩路线图:2036年进入0.2 nm时代

    路线图中,imec 为芯片技术的未来提出了一条替代路径,在架构、材料、晶体管的新基本结构以及……范式转变方面进行了根本性的改变。到 2036 年,imec 路线图将使我们从 7 nm 到 0.2 nm 或 2 ångström,保持两到两年半的介绍速度。
    的头像 发表于 02-06 16:01 331次阅读

    深度解析imec 晶体管和工艺节点路线图

    路线图概述标准 FinFET 晶体管将持续到 3nm,然后过渡到新的全栅 (GAA) 纳米片设计,该设计将在 2024 年进入大批量生产。Imec绘制 2nm和A7(0.7nm)Forksheet设计的路线图,随后分别是A5和A2的CFET
    发表于 06-14 09:31 339次阅读
    深度解析<b>imec</b> 晶体管和工艺节点<b>路线图</b>