完善资料让更多小伙伴认识你,还能领取20积分哦, 立即完善>
扫一扫,分享给好友
据我所知,乘法默认由FPGA中的DSP48E1片处理。
有没有什么方法可以禁用或自定义DSP48E1元素用于自己的新算法? 我的目标是使用我的乘法算法,而不是使用FPGA中的现有DSP算法。 请指教。 谢谢。 |
|
相关推荐
1个回答
|
|
如果您需要自己的乘法算法,则需要在可编程结构中的LUT中构建它。
您不能改变DSP48的行为以获得不同的乘法行为。同样,您必须定义自己的模块来定义乘法(我认为不会涉及使用'*'运算符)DSP48将不会 为您推断,所以您不必担心。只需定义您自己的my_custom_mult模块,并在您需要的地方使用它。 - 如果提供的信息有用,请将答案标记为“接受为解决方案”。给予您认为有用且回复的帖子。 |
|
|
|
只有小组成员才能发言,加入小组>>
1887 浏览 7 评论
2434 浏览 4 评论
Spartan 3-AN时钟和VHDL让ISE合成时出现错误该怎么办?
1904 浏览 9 评论
2994 浏览 0 评论
如何在RTL或xilinx spartan fpga的约束文件中插入1.56ns延迟缓冲区?
1988 浏览 15 评论
1295浏览 1评论
asd123如何使用XUP USB-JTAG对anxcvu9p-flgb2104-2-i进行编程
1021浏览 0评论
在使用xc5vsx95T时JTAG扫片不成功,测量TDO无信号输出
1993浏览 0评论
319浏览 0评论
1412浏览 0评论
小黑屋| 手机版| Archiver| 电子发烧友 ( 粤ICP备14022951号 )
GMT+8, 2023-8-20 07:00 , Processed in 0.767491 second(s), Total 68, Slave 60 queries .
Powered by 电子发烧友网
© 2015 bbs.elecfans.com
关注我们的微信
下载发烧友APP
电子发烧友观察
版权所有 © 深圳华秋电子有限公司
电子发烧友 (电路图) 粤公网安备 44030402000349 号 电信与信息服务业务经营许可证:粤 B2-20160233 工商网监 湘ICP备2023018690号