0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

具有斩波的CMOS ADC

星星科技指导员 来源:TI 作者:TI 2023-04-17 09:20 次阅读

诸如高精度电机控制或等离子蚀刻机等工业应用仍然无法充分利用先进高速数据转换器的功能。由于这些系统监视一个频率为数百千赫的小输入信号,以及其更小的谐波,它们对于高速数据转换器的1/f噪声或闪烁噪声非常敏感(请见图1)。

pYYBAGQ8nuSAWz6tAACanuhaHCg893.jpg

图1:出现1/f噪声时的所需信号与其谐波

不幸的是,对于这些应用来说,高速模数转换器 (ADC) 正在向更加精细、更加先进的处理参数发展。双极晶体管的1/f噪声转角大约为100kHz;对于互补金属氧化物半导体 (CMOS) 晶体管来说(取决于实际的处理参数),这个值大约为10MHz,或者更大。所以,与双极晶体管相比,CMOS ADC的1/f噪声转角要差/高很多,并且与很多工业应用中使用的极低频率输入范围直接重叠在一起。

不过,你可以用一个被称为斩波前端的很巧妙,但是很有效的设计特性来克服这个限制。很多工业应用的设计人员已经发现了全新的ADC3k系列,这是因为这款器件配备了一个内部斩波前端。

斩波特性的工作方式

“斩波”这个名称来自很多年前的一个电路;这个电路将DC电压输入转换为一个可变DC输出电压。在现代的电子器件中,去掉周围有害噪声的各种不同开关电路都被归为斩波电路。

在ADC3k中,斩波的主要思路在于,将1/f噪声传输为一个不同的频率范围,远离靠近DC的输入信号。基本上,斩波电路由一个无源混频器(工作频率为采样率的一半)和某些数字逻辑电路组成。基本上,无源混频器将采样刚刚开始前的输入频谱反转,而不是将1/f噪声移到较远的地方。因此,它将低频输入信号转移到ADC那奎斯特区域的另一端。如图2中所示,采样后,数字混频器将频谱再次反转,将所有内容都变回到它们原来的位置上。

poYBAGQ8nuWASf-vAABPqliwtaU686.jpg

图2:ADC3244的斩波实现细节

运行中的斩波

斩波被禁用的快速傅里叶变换 (FFT) 频谱(图3,左侧)显示了输入信号,以及靠近DC的1/f噪声。在启用斩波特性后,输入信号在10MHz上保持不变,而低频1/f噪声现在被移动到Fs/2上的那奎斯特区域的另一端。

这个斩波特性的确带来了一个额外的、有害的副产品。正如你在图3右侧的FFT曲线图中看到的那样,这个无源混频器在Fs/2还产生一个较大的杂散。这被称为本地振荡器 (LO) 馈通,其中的LO输入被耦合到输出频谱中。这个杂散,连同有害的1/f噪声,远离的我们所关心得频率范围;然而,你可以使用数字滤波器将二者全都消除。

pYYBAGQ8nuaAMWBkAABY_qhfXKY273.jpg

图3:斩波被禁用的10MHz输入信号(左侧),以及斩波被启用的10MHz输入信号(右侧)

传统上,在低频范围内需要极佳噪声性能的工业应用有可能只使用基于双极晶体管的高速ADC,这些ADC提供最低的1/f噪声系统配置。斩波是一个创新特性,它消除了CMOS转换器的这个内在缺点。增加斩波特性使得系统设计人员能够利用先进的、功耗低很多的CMOS数据转换器。

审核编辑:郭婷

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • 转换器
    +关注

    关注

    27

    文章

    7718

    浏览量

    139689
  • 半导体
    +关注

    关注

    320

    文章

    21160

    浏览量

    199164
  • 电机
    +关注

    关注

    137

    文章

    7380

    浏览量

    140329
收藏 人收藏

    评论

    相关推荐

    你的设计会使用具有CMOS ADC吗?

    CMOS转换器的这个内在缺点。增加波特性使得系统设计人员能够利用先进的、功耗低很多的CMOS数据转换器。在你的下一个设计中,你会使用一个由稳定的ADC吗?请在下方给我们留言。
    发表于 09-05 14:53

    型运放怎么减少噪声的

    运放的输入级如图1所示,是一个具有差动输入和差动输出的相对传统的跨导放大器。开关完成输入和输出正负极的换向,输入和输出的换向是同步的。由于差动输入和输出同时换向,开关网络将在电容
    发表于 09-21 09:43

    怎么计算集成放大器的ADC转换器的失调误差和输入阻抗

    ADC)中集成的缓冲器和放大器通常是型。有关这种实现的例子,可参见AD7124-8和AD7779数据手册。需要这种技术来最大程度地降低
    发表于 10-16 10:09

    直流电路与降压电路

    电路降压电路(Buck Chopper)。该电路使用一个全控型器件IGET,也可使用其他器件,若采用晶闸管,需设置使晶闸管关断的辅助电路。电路的典型用途之一是拖动
    发表于 09-17 07:58

    具有CMOS ADC介绍

    CMOS) 晶体管来说(取决于实际的处理参数),这个值大约为10MHz,或者更大。所以,与双极晶体管相比,CMOS ADC的1/f噪声转角要差/高很多,并且与很多工业应用中使用的极低
    发表于 11-17 06:44

    集成放大器的ADC转换器失调误差和输入阻抗之间的关系及计算方法

    CMOS晶体管噪声高,难以匹配。通过,放大器 的1/f和失调转换到较高频率,如图1所示。 在转换过程中,开关的电荷注入会引起电流尖峰,进 而使施加于ADC输入端的电压产生方向不定(流入和/或流 出)的下降或尖峰。
    发表于 09-12 17:51 6次下载

    具有移相控制的ZVS全桥DC-DC变换器

    具有移相控制的ZVS全桥DC-DC变换器(通信电源技术杂志简介)-具有移相控制的ZVS全桥DC-DC变换器           
    发表于 08-31 18:56 38次下载
    <b>具有</b>移相控制的ZVS全桥DC-DC<b>斩</b><b>波</b>变换器

    是升级的时候了:具有CMOS ADC

    具有CMOS
    发表于 11-03 08:04 0次下载
    是升级的时候了:<b>具有</b><b>斩</b><b>波</b>的<b>CMOS</b> <b>ADC</b>

    升压电路仿真及开关电路的发展方向

    电路(五) —— 升压电路仿真
    的头像 发表于 08-14 00:22 5157次阅读

    概述电路和降压电路的工作原理及应用

    电路(一) —— 概述和降压电路原理
    的头像 发表于 08-13 00:08 1.7w次阅读

    升压电路的仿真介绍

    电路(五) —— 升压电路仿真
    的头像 发表于 08-22 02:12 7254次阅读

    电路:降压电路原理及应用介绍

    电路(一) —— 概述和降压电路原理
    的头像 发表于 08-02 00:10 2.4w次阅读

    如何计算集成放大器的ADC失调误差和输入阻抗?

    CMOS晶体管噪声高,难以匹配。通过,放大器的1/f和失调转换到较高频率,如图1所示。 图1. 闪烁噪声(1/f )与转换过程中,开关的电荷注入会引起电流尖峰,进而使施加于
    的头像 发表于 05-17 16:05 2575次阅读
    如何计算集成<b>斩</b><b>波</b>放大器的<b>ADC</b>失调误差和输入阻抗?

    是时候升级了:具有CMOS ADC

    CMOS) 晶体管来说(取决于实际的处理参数),这个值大约为10MHz,或者更大。所以,与双极晶体管相比,CMOS ADC的1/f噪声转角要差/高很多
    发表于 11-10 09:40 797次阅读
    是时候升级了:<b>具有</b><b>斩</b><b>波</b>的<b>CMOS</b> <b>ADC</b>