0
  • 聊天消息
  • 系统消息
  • 评论与回复
登录后你可以
  • 下载海量资料
  • 学习在线课程
  • 观看技术视频
  • 写文章/发帖/加入社区
创作中心

完善资料让更多小伙伴认识你,还能领取20积分哦,立即完善>

3天内不再提示

什么是数字中频?FPGA怎么实现数字中频?

FPGA设计论坛 2023-10-21 18:59 次阅读

数字中频

所谓中频,顾名思义,是指一种中间频率的信号形式。中频是相对于基带信号和射频信号来讲的,中频可以有一级或多级,它是基带和射频之间过渡的桥梁。

wKgaomUyQZWAFwOxAAAnSYiHIrA746.jpg

如图1所示,中频部分用数字方式来实现就称之为数字中频。数字中频技术通常包括上下变频(DUC/DDC)、波峰因子衰减(CFR)和数字预失真(DPD)。

DUC/DDC

DUC实现了从“复”基带(Baseband)信号到“实”带通(Pas***and)信号的转换。输入的复基带信号采样率相对较低,通常是数字调制的符号率。基带信号经过滤波,然后被转换成一个更高的采样率,从而调制到NCO的中频载波频率。

DUC通常需要完成频谱整型(Pulse shaping),然后调制到中频载波,以便于经由DAC驱动后面的模拟转换器

在图2中,通道滤波器(Channel Filter)完成基带信号的频谱整型,通常由FIR实现。插值(Interpolation)部分完成信号采样率变换和滤波功能,可以采用CIC或者FIR实现。对于一个窄带信号,如果需要高倍采样率变换,那么CIC将是非常合适的,无论是在实现性能或是资源节省方面,CIC都将优于FIR。

NCO是一个数控振荡器,也叫DDS,可以用来产生一对相互正交的正弦和余弦载波信号,与插值(增加采样率)以后的基带信号混频,完成频谱上搬。

与DUC相反,DDC基本上完成了以下几个工作:

1. 频谱下搬:将ADC送来的数字信号有用频谱,从中频搬移到基带

2. 采样率降低:将频谱搬移后的数据从ADC的高速采样率降低到一个合适的采样速率水平,通过抽取(Decimation)实现。

3. 通道滤波:在将I/Q信号送入基带处理以前,需要再对其进行滤波

实际上,数字上下变频技术应用非常广泛,其在无线通信、有线电视网络(Cable Modem)、数字电视广播(DVB)、医学成像设备(超声),以及军事领域当中,都是不可或缺的功能。

CFR

目前许多无线通信系统,如WCDMA、WiMAX,其中频信号通常由多个独立的基带信号相加而成。合成的中频信号有较大的峰均比(Peak-to-Average Ratio),并符合高斯分布。而通常功放(PA)的线性区是有限的,较大PAR的中频信号对应的PA的工作范围将被缩小,从而引起PA效率的降低。因此在PA之前减小中频信号的PAR是非常重要的。波峰因子衰减(CFR)正是用来完成这一功能的,它将有利于保证PA输出的线性度,降低带外辐射,提高PA效率。

目前,中频采用的CFR算法有:波峰箝位(Clip),波峰修整(Peak Windowing)和波峰消减(Peak Cancellation)。其中波峰修整方式的性能和可实现性都较为适中。波峰消减相对于波峰修整有较好的带外特性,但需消耗更多的FPGA资源。

DPD

在无线通信系统中,往往需要PA的输出具有很高的线性度以满足空中接口标准的苛刻要求,而线性功放又非常昂贵。为了尽可能提升PA的输出效率和降低成本,必须校正PA的非线性特性,而对PA的输入信号进行预失真处理是一个不错的选择。

DPD实现方式分为查找表(LUT)和多项式(Polynomial)两类。两种算法的优缺点如表1所示。

wKgaomUyQZWAHSkVAABFYimpeiM501.jpg

FPGA实现优势

FPGA实现数字中频

随着WiMAX/LTE等宽带无线通信技术的逐渐成熟,对无线设备数字中频带宽的要求也越来越高。同时如MIMO等多天线技术日渐广泛应用,数字中频的通道数也在迅速增加。

对于如此大的运算带宽需求,许多DSP处理器难以满足实际应用,而专用芯片(ASSP)又缺乏相应的灵活性。采用FPGA实现数字中频,能够很好的协调处理能力和灵活性之间的矛盾。同时Altera公司针对3G/4G等应用开发了大量的数字中频参考设计和IP,简化了设计者的开发难度,缩短了设计周期。

FPGA器件属于硬件,它的特点是比较适合速度较高、逻辑关系不复杂的数据通路实现。

通过我们对前面DDC和DUC功能的分析,我们发现实现DDC/DUC的模块和运算主要有CIC/FIR滤波、NCO、插值/抽取、混频。这些基本上属于算法简单、但计算速度较高的处理,非常适合于FPGA的实现。

从另一个角度讲,FPGA相比DSP处理器的优势是并行构架。一个DDC/DUC模块完成以后,只要做简单的复制,就可以扩展到多路DDC/DUC。同时,一个ADC/DAC器件可以连接多个通道的DDC/DUC,从而可以轻松支持多载波(Multi-carrier)系统。

wKgaomUyQZWAGnG1AAA75NqrDUM915.jpg

而有时候FPGA内部的资源有限,多路DDC/DUC甚至可以做时分复用,公用一块DDC/DUC的电路,当然电路工作时钟也需要提高相应的倍数,只要在该FPGA性能允许范围以内就可以了。Altera拥有支持包括WCDM A,TD-SCDMA,和WiMAX的参考设计。

CFR电路的计算量较大,例如TD-SCDMA,采样率从61.44MHz~92.16MHz,基于FPGA的并行处理可以轻松完成。

多项式DPD分为前向和反向模块,前向模块为预失真器,由多个FIR滤波器组成,非常适合硬件FPGA实现,Altera的IP核可以提供完善的FIR支持。反向模块为特定的收敛算法,如LMS、RLS,Altera都可以提供相应的参考设计。其中,对于RLS,Altera的参考设计采用QR分解方式,缩短了收敛时间,提高了算法的稳定性。

Altera提供的资源

Altera公司除了在器件设计上考虑了数字中频应用的实际情况外,也在IP核、控制粘合逻辑、接口逻辑、设计工具和流程,以及参考设计方面做了大量的工作。

在FPGA器件资源上,Altera最新的Cyclone和Stratix系列在内嵌存储器和乘累加模块方面,无论是数量还是速度都有较大程度的提高。

在DSP的IP核组件方面,Altera能提供包括FIR,NCO,CIC,CORDIC等功能组件。为了方便用户的系统集成,同时还提供了用于这些模块之间互联的统一接口:Avalon Streaming(Avalon-ST)接口。另外,为了多通道的复用和解复用,Altera还设计了Avalon-ST接口的包格式转换器(Packet Format Converter),用于将输入的单个或多个Avalon-ST通道与输出的单个或多个Avalon-ST通道提供时间和空间接口,用于多通道的复用与解复用。

在一些需要灵活性的领域,比如DPD,Altera的Nios II嵌入式处理器正好可以发挥功用,例如,在DPD的反馈路径上,它可以帮助用户灵活增加自己的插值例程。Nios II嵌入式处理器还可帮助系统做一些数据统计、参数重配以及其它管理工作。

在设计验证工具和流程方面,Altera力推MATLAB/Simulink+DSP Builder+Quartus II的一体化设计流程。如图3所示。

wKgaomUyQZWASWwJAABOoCOeUrI205.jpg

同时Simulink还可以集成ModelSim和FPGA内嵌逻辑分析仪SignalTap-II来协助用户做功能仿真、调试。另外,硬件在环(Hardware In Loop)功能方面可以帮助用户在实际硬件上验证设计算法,同时也加速了验证的速度。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
  • fpga
    +关注

    关注

    1555

    文章

    20417

    浏览量

    588988
  • DDC
    DDC
    +关注

    关注

    2

    文章

    79

    浏览量

    36661
  • DUC
    DUC
    +关注

    关注

    0

    文章

    10

    浏览量

    11793
  • 数字中频
    +关注

    关注

    0

    文章

    7

    浏览量

    7822
  • 数控振荡器
    +关注

    关注

    0

    文章

    12

    浏览量

    10090
收藏 人收藏

    评论

    相关推荐

    数字中频和模拟中频频谱仪原理及设计对比

    中频滤波实现不同带宽的选择后,包络检波后得到视频信号,最终显示在屏幕中。几乎所有部件都是模拟器件,因此模拟中频实现的频谱仪一般都比较笨重。 而数字中频频谱仪的设计核心是全数字式的中频转换和信号处理链
    发表于 10-29 17:08

    数字中频概述

    数字滤波器Keysight ESA-E 系列频谱分析仪采用了一部分数字中频电路。传统的模拟 LC 和晶体滤波器只能实现 1 kHz 及更高的分辨率带宽(RBW),而采用数字技术则可使最窄的带宽达到 1
    发表于 05-21 10:18

    怎么实现中频数字化接收机系统的设计?

    实现中频数字化接收机系统的设计?
    发表于 04-22 06:07

    什么是数字中频FPGA怎么实现数字中频

    数字中频FPGA怎么实现数字中频
    发表于 05-08 08:05

    数字方法中频信号相干检波实现

    中频信号相干检波的原理,根据该原理使用FPGA 对特定的雷达中频信号进行采样来实现正交数字相干检波,设计所使用软件是MentorGraphics 的FPGA Advantage,完成了
    发表于 06-15 08:26 53次下载

    数字中频的设计

    数字中频与模拟中频相比能产生严格的幅相平衡正交信号,处理时能保证有严格的线性相位。为此介绍了CDMA200系统数字中频调制
    发表于 04-08 15:20 43次下载

    数字中频FPGA探讨

    中频 ,顾名思义,是指一种中间频率的信号形式。中频是相对于基带信号和射频信号来讲的,中频可以有一级或多级,它是基带和射频之间过渡的桥梁。
    发表于 08-11 17:07 53次下载
    <b>数字</b><b>中频</b>与<b>FPGA</b>探讨

    基于FPGA的全新数字化PCM中频解调器设计

    中频PCM信号进行直接解调,提出一种全新的数字化PCM中频解调器的设计方法。在实现过程中,采用大规模的FPGA芯片对位帧同步器进行了融合,便于设备的集成化和小型化。这种新
    发表于 03-05 17:51 58次下载
    基于<b>FPGA</b>的全新<b>数字</b>化PCM<b>中频</b>解调器设计

    软件无线电数字中频系统的设计与实现

    数字中频系统的实现方案, 介绍了数字中频系统的基本结构,对其中重要部分的性能要求作了分析, 并给出了实现方案,最后给出了系统测试结果。
    发表于 01-08 17:38 41次下载

    基于多相滤波的正交采样零中频数字化接收及QPSK高速解调的FPGA实现

    数字中频接收与零中频接收的优、缺点,并提出了一种基于多相滤波的宽带中频正交采样数字中频接收方案。基于FPGA对此数字中频正交变换方案进行了实现和验证,同时,对一种全
    发表于 03-19 17:43 11次下载
    基于多相滤波的正交采样零<b>中频数字</b>化接收及QPSK高速解调的<b>FPGA</b><b>实现</b>

    基于多相滤波的宽带中频正交采样数字中频接收方案

    实现和验证, 同时,对一种全
    发表于 12-12 15:44 1次下载

    基于软件无线电技术的数字中频系统的实现方案

    数字中频系统的实现方案.pdf》资料免费下载
    发表于 10-20 09:23 0次下载
    基于软件无线电技术的<b>数字</b><b>中频</b>系统的<b>实现</b>方案

    宽带中频数字接收机的FPGA实现

    FPGA的宽带中频数字接收机的实现方法。
    发表于 03-11 13:19 1173次阅读
    宽带<b>中频数字</b>接收机的<b>FPGA</b><b>实现</b>

    基于FPGA的并行处理实现数字中频的设计

    中频,顾名思义,是指一种中间频率的信号形式。中频是相对于基带信号和射频信号来讲的,中频可以有一级或多级,它是基带和射频之间过渡的桥梁。
    发表于 03-03 17:15 2548次阅读
    基于<b>FPGA</b>的并行处理<b>实现</b><b>数字</b><b>中频</b>的设计

    基于FPGA的并行处理实现数字中频设计

    中频,顾名思义,是指一种中间频率的信号形式。中频是相对于基带信号和射频信号来讲的,中频可以有或多级,它是基带和射频之间过渡的桥梁。
    的头像 发表于 04-26 09:27 633次阅读
    基于<b>FPGA</b>的并行处理<b>实现</b><b>数字</b><b>中频</b>设计